期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
矩阵在数字逻辑设计中的应用
1
作者 杜凡平 《半导体技术》 CAS CSCD 北大核心 2002年第9期34-37,共4页
通过两个实例,介绍了矩阵运算在数字电路设计中的应用。根据文中所述的方法,可以快速准确地求出数字通信中常用的循环纠错码及扰码器的并行算法及逻辑表达,并为其它类似数字信号编码问题的电路实现提出了新的解决思路。
关键词 循环码 伪随机序列 扰码 矩阵 数字电路
下载PDF
基于注入锁定法布里-珀罗激光器全光判决的研究 被引量:1
2
作者 薛纪强 于晋龙 +2 位作者 王文睿 王菊 王子雄 《光电子.激光》 EI CAS CSCD 北大核心 2016年第1期6-11,共6页
研究了基于双波长注入锁定法布里-珀罗半导体激光器(FP-LD)的全光判决门,及其在失真的10Gbit/s归零(RZ)伪随机序列(PRBS)全光判决中的应用。首先对双波长注入锁定FP-LD的输出光功率与注入光功率的功率转移特性进行了实验研究,测试得到&q... 研究了基于双波长注入锁定法布里-珀罗半导体激光器(FP-LD)的全光判决门,及其在失真的10Gbit/s归零(RZ)伪随机序列(PRBS)全光判决中的应用。首先对双波长注入锁定FP-LD的输出光功率与注入光功率的功率转移特性进行了实验研究,测试得到"S"型的功率转移曲线,证明了双波长注入锁定结构具有对注入信号光进行光判决的能力;合理设置注入FP-LD信号光的偏振态,及其与最接近的FP-LD自由振荡纵模之间的频率失谐量,实现了10Gbit/s RZ光信号的全光判决,并将判决后的结果通过光示波器进行观测。与注入的失真RZ信号的眼图比较,全光判决后零码噪声得到抑制,眼图明显张开,从而验证了基于双波长注入锁定FP-LD的全光判决方案判决高速光信号的可行性以及其在全光信号处理领域极大的应用价值。 展开更多
关键词 法布里-珀罗半导体激光器(FD-LD) 注入锁定 全光判决 伪随机序列(PRBS) 眼图
原文传递
一种2.5Gbit/s信号发生器的设计与实现
3
作者 肖云 张徐亮 +1 位作者 陈达如 秦山 《光学仪器》 2007年第4期57-61,共5页
设计并实现了一种2.5Gbit/s的信号发生器。利用锁相环技术将155.52MHz的信号倍频到2.5GHz,再把该信号作为时钟输入到伪随机序列发生模块中,得到了速率为2.5Gbit/s的伪随机序列输出。测试结果表明信号发生器的输出速率稳定在2.59Gbit/s,... 设计并实现了一种2.5Gbit/s的信号发生器。利用锁相环技术将155.52MHz的信号倍频到2.5GHz,再把该信号作为时钟输入到伪随机序列发生模块中,得到了速率为2.5Gbit/s的伪随机序列输出。测试结果表明信号发生器的输出速率稳定在2.59Gbit/s,信噪比为21.34dB。而且该信号发生器具有价格低廉,结构紧密,使用方便的特点。 展开更多
关键词 信号发生器 高速时钟 锁相环(PLL) 伪随机二元序列
下载PDF
基于FPGA的高速并行光通信误码率测试系统 被引量:10
4
作者 刘博 杨宇 +1 位作者 陈雄斌 陈弘达 《高技术通讯》 EI CAS CSCD 北大核心 2010年第9期955-959,共5页
利用高性能、低成本的现场可编程门阵列(FPGA)芯片、个人电脑和应用软件研制出了可应用于高速并行光通信系统误码率测试的虚拟测试系统。此系统可对不同速率与通信格式的多通道并行光通信系统进行误码率测试,支持对速率为10Gb/s的VSR4-... 利用高性能、低成本的现场可编程门阵列(FPGA)芯片、个人电脑和应用软件研制出了可应用于高速并行光通信系统误码率测试的虚拟测试系统。此系统可对不同速率与通信格式的多通道并行光通信系统进行误码率测试,支持对速率为10Gb/s的VSR4-1.0协议的甚短距离光传输(VSR)系统的误码测试。该系统最多可支持12条测试信道,单信道最高测试速率为1.25Gb/s,为研制高速并行光通信系统提供了一个方便、快捷、灵活的初级误码率测试手段。该系统可降低并行通信系统的研发成本,缩短测试周期,提高工作效率。 展开更多
关键词 虚拟仪器 误码率测试 光通信 VSR 伪随机码
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部