期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
素数域椭圆曲线密码在智能卡上的设计与实现 被引量:4
1
作者 于涛 叶顶锋 《计算机仿真》 CSCD 北大核心 2009年第3期132-135,共4页
椭圆曲线密码体制具有密钥短,安全性高的特点,十分适合在智能卡上使用。针对智能卡存储与计算能力有限的特点,分析了选择素数域椭圆曲线密码的原因,并提出一种基于RSA基本运算的ECC实现方案。通过该方案,可以利用已有的RSA智能卡平台所... 椭圆曲线密码体制具有密钥短,安全性高的特点,十分适合在智能卡上使用。针对智能卡存储与计算能力有限的特点,分析了选择素数域椭圆曲线密码的原因,并提出一种基于RSA基本运算的ECC实现方案。通过该方案,可以利用已有的RSA智能卡平台所提供的运算协处理器实现素数域上的ECC算法。详细分析了椭圆曲线密码实现过程中的各个细节,并针对倍点与点加这两个基本运算,设计出针对智能卡的实现方案,该方案可以最大程度节省智能卡存储空间。最后给出了素数域椭圆曲线签名算法在智能卡上实现的实验数据,证明设计的实现方案是高效的。 展开更多
关键词 椭圆曲线密码 智能卡 点加运算 倍点运算 素数域
下载PDF
基于虚拟仪器的转子动平衡实验 被引量:4
2
作者 黄弢 何岭松 史铁林 《实验技术与管理》 CAS 2007年第9期86-88,共3页
为了培养大学生实践能力,开发了基于虚拟仪器的转子动平衡实验。该文详细介绍了实验平台的构成、转子单面现场动平衡的三点加重法、可视化虚拟仪器软面板的构建、实验数据流程及实验实施过程。该实验使学生对旋转机械不平衡量的测量有... 为了培养大学生实践能力,开发了基于虚拟仪器的转子动平衡实验。该文详细介绍了实验平台的构成、转子单面现场动平衡的三点加重法、可视化虚拟仪器软面板的构建、实验数据流程及实验实施过程。该实验使学生对旋转机械不平衡量的测量有了深刻认识。 展开更多
关键词 转子动平衡 虚拟仪器 三点加重法 软面板
下载PDF
F2^n上基于ONB的椭圆曲线乘法器的设计与实现 被引量:2
3
作者 朱璇 陈韬 郁滨 《微电子学与计算机》 CSCD 北大核心 2005年第7期184-188,共5页
文章在介绍有限域运算法则,域上椭圆曲线及点的运算法则的基础上,设计了一个F1291上基于优化正规基的串行椭圆曲线乘法器,其点乘运算速度可达80.87次/秒,为进一步完成椭圆曲线加密系统提供了硬件基础。
关键词 椭圆曲线 正规基 点加运算 点倍运算
下载PDF
分离通路浮点乘加器设计与实现 被引量:1
4
作者 何军 黄永勤 朱英 《计算机科学》 CSCD 北大核心 2013年第8期28-33,共6页
针对传统浮点融合乘加器会增加独立浮点加减法、乘法等运算延迟的缺点,首先设计并实现了一种分离通路浮点乘加器SPFMA,通过分离乘法和加法通路,在保持融合乘加运算延迟6拍延迟不变的情况下,将独立乘法和加法等运算延迟由6拍减为4拍,克... 针对传统浮点融合乘加器会增加独立浮点加减法、乘法等运算延迟的缺点,首先设计并实现了一种分离通路浮点乘加器SPFMA,通过分离乘法和加法通路,在保持融合乘加运算延迟6拍延迟不变的情况下,将独立乘法和加法等运算延迟由6拍减为4拍,克服了传统融合乘加器的缺点。然后经专用工艺单元库逻辑综合评估,SPFMA可工作在1.2GHz以上,面积60779.44um2。最后在硬件仿真加速器平台上运行SPEC CPU2000浮点测试课题对其进行性能评估,结果表明所有浮点课题性能均有所提高,最大提高5.25%,平均提高1.61%,证明SPFMA可进一步提高浮点性能。 展开更多
关键词 浮点加法 浮点乘法 融合乘加 分离通路 浮点性能 运算延迟
下载PDF
基于三点加重法的转子动平衡研究 被引量:3
5
作者 操文盛 赵俊生 +1 位作者 宋明璐 杨华龙 《机床与液压》 北大核心 2016年第23期92-95,152,共5页
针对目前刚性转子普遍采用影响系数法与模特平衡法进行转子动平衡的复杂繁琐问题,提出了一种基于三点加重法,采用有限元软件ANSYS进行无试重的动平衡方法。在三维建模软件UG建立转子实体模型,运用ANSYS Workbench瞬态动力学分析功能,基... 针对目前刚性转子普遍采用影响系数法与模特平衡法进行转子动平衡的复杂繁琐问题,提出了一种基于三点加重法,采用有限元软件ANSYS进行无试重的动平衡方法。在三维建模软件UG建立转子实体模型,运用ANSYS Workbench瞬态动力学分析功能,基于三点加重法原理获得转子不平衡质量,并利用转子实验台对仿真结果进行验证。结果表明:转子的不平衡响应在添加不平衡质量后,振幅降低为原始振幅的19.4%,证实了该方法的可行性与有效性。 展开更多
关键词 刚性转子 动平衡 三点加重法 不平衡响应
下载PDF
浮点乘加部件延迟对浮点性能影响的研究
6
作者 何军 田增 +1 位作者 郭勇 陈诚 《计算机工程》 CAS CSCD 2013年第7期311-313,317,共4页
浮点融合乘加部件会增加独立浮点加减法、乘法等运算延迟。为克服该缺陷,研究将乘加部件独立乘法、加减法等运算延迟由6拍减为4拍时对浮点性能的影响。以某支持乘加运算的国产处理器为基础,修改相关的RTL级设计代码,利用硬件仿真加速器... 浮点融合乘加部件会增加独立浮点加减法、乘法等运算延迟。为克服该缺陷,研究将乘加部件独立乘法、加减法等运算延迟由6拍减为4拍时对浮点性能的影响。以某支持乘加运算的国产处理器为基础,修改相关的RTL级设计代码,利用硬件仿真加速器平台,对SPEC CPU2000浮点测试课题进行评估。实验结果表明,该延迟优化有利于提高浮点性能,最大提高5.25%,平均提高1.61%。 展开更多
关键词 浮点加法 浮点乘法 融合乘加 硬件仿真 浮点性能 运算延迟
下载PDF
基于FPGA自主控制浮点加减控制器设计 被引量:2
7
作者 张玲玲 李克俭 蔡启仲 《计算机测量与控制》 北大核心 2014年第9期2941-2943,共3页
为实现一种能够自主完成浮点数加/减运算功能的浮点数加/减运算执行控制器,提出了一种基于采用FPGA并行操作电路硬连接的浮点数加/减运算控制电路及其时序控制方法;该控制器在接收到操作数类型与参与运算的操作数后,在内部时序脉冲作用... 为实现一种能够自主完成浮点数加/减运算功能的浮点数加/减运算执行控制器,提出了一种基于采用FPGA并行操作电路硬连接的浮点数加/减运算控制电路及其时序控制方法;该控制器在接收到操作数类型与参与运算的操作数后,在内部时序脉冲作用下.可以自主完成操作数的配置以及浮点数加/减法运算的功能,运算结果传输到系统数据总线;论述了该控制器的电路构成和基本原理,分析操作数类型与操作数在内部时序脉冲作用下的执行过程,应用Verilog HDL语言实现相关硬件的构建和连接;设计完成后通过仿真测试可知,该控制器运行的最高频率可达178.317 M,从输入端口到输出端口的延时数据为:最小延时是3.185 ns,最大延时是15.336 ns,耗用的IO输入输出端口占总资源的27.92%,数据表明该控制器提高了运算器的运算速度,且能够自主完成浮点数加/减运算。 展开更多
关键词 FPGA 浮点加减法运算 控制器 多操作数
下载PDF
基于LabVIEW的虚拟现场动平衡实验仪设计
8
作者 慕丽 王欣威 《机床与液压》 北大核心 2009年第4期114-116,共3页
论述了三点加重法测试工件不平衡质量的动平衡测试系统的开发原理、方法及步骤;介绍了系统的硬件组成及软件系统的设计思想和实现过程;对一种风机进行了现场动平衡测试。实验结果表明:经过1-2次加重平衡,不平衡量明显下降,振动现象也显... 论述了三点加重法测试工件不平衡质量的动平衡测试系统的开发原理、方法及步骤;介绍了系统的硬件组成及软件系统的设计思想和实现过程;对一种风机进行了现场动平衡测试。实验结果表明:经过1-2次加重平衡,不平衡量明显下降,振动现象也显著减弱。该测试系统基于虚拟仪器开发平台LabVIEW开发,适用于现场使用,具有开发周期短、成本低、易维护、易扩展等特点。 展开更多
关键词 虚拟仪器 动平衡 三点加重法 LABVIEW
下载PDF
脱机手写体汉字识别的改进算法 被引量:1
9
作者 杨艳 王国营 +1 位作者 赵静玉 王新昌 《微计算机信息》 2000年第1期50-51,57,共3页
特征点抽取是脱机手写体汉字识别中特征抽取的一种常用方法,目前的一些算法都存在一定的局限性,因此本文给出两种改进算法,并经实验证明具有良好的效果。
关键词 特征点抽取 算法 汉字识别 计算机
下载PDF
一种关于浮点乘加的测试方法
10
作者 王俊 文延华 漆锋滨 《计算机工程与应用》 CSCD 北大核心 2006年第5期85-87,116,共4页
目前浮点乘加部件的算法研究和实现已成为高性能微处理器研究的热点之一,对其进行测试也显得尤为重要和必要。论文介绍了一种浮点乘加的测试方法,并从特殊值和随机数两个角度进行测试。
关键词 浮点乘加 中间乘积 随机数值
下载PDF
基于AltiVec技术的浮点乘加单元的设计
11
作者 赵明亮 樊晓桠 +1 位作者 黄小平 姚涛 《计算机测量与控制》 CSCD 北大核心 2010年第1期153-156,共4页
Alti Vec技术是为提高PowerPC的向量处理能力而对PowerPC指令集体系结构的扩展;浮点乘加单元是向量处理单元的主要构成部分,设计一种基于Alti Vec技术的向量浮点乘加单元;在基本浮点乘加器的基础上,提出了java模式下对非规格化数的预规... Alti Vec技术是为提高PowerPC的向量处理能力而对PowerPC指令集体系结构的扩展;浮点乘加单元是向量处理单元的主要构成部分,设计一种基于Alti Vec技术的向量浮点乘加单元;在基本浮点乘加器的基础上,提出了java模式下对非规格化数的预规格化处理;设计采用了一种半并行的结构,与传统的全并行结构相比可以节省一半的硬件面积;时钟频率为266 MHz时,java模式下5拍可以完成,非java模式下4拍可以完成。 展开更多
关键词 AltiVec 浮点乘加器 java模式 预规格化
下载PDF
电针配合穴位注射加牵引治疗腰椎间盘突出症疗效观察 被引量:1
12
作者 来明 《按摩与康复医学》 2010年第12期112-112,共1页
腰椎间盘突出症是腰腿痛最常见的原因,目前非手术疗法是一种重要的方法,绝大多数患者经非手术治疗后症状缓解或消失。而电针配合穴位注射加牵引治疗腰椎间盘突出症取得较好临床效果。
关键词 电针配合穴位注射加牵引 治疗 腰椎间盘突出症
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部