期刊文献+
共找到30篇文章
< 1 2 >
每页显示 20 50 100
一种低复杂度GPS载波跟踪环路设计 被引量:13
1
作者 姜毅 张淑芳 +2 位作者 胡青 孙晓文 张晶泊 《电子学报》 EI CAS CSCD 北大核心 2010年第12期2822-2826,共5页
GPS接收机载波跟踪环路的鉴别器和滤波器设计决定了跟踪环路的性能,也在很大程度上决定了GPS接收机的性能.本文在分析了传统锁相环和锁频环鉴别器算法的基础上,提出了一种锁相锁频环共用四象限反正切函数单元的鉴别器算法;同时,在研究... GPS接收机载波跟踪环路的鉴别器和滤波器设计决定了跟踪环路的性能,也在很大程度上决定了GPS接收机的性能.本文在分析了传统锁相环和锁频环鉴别器算法的基础上,提出了一种锁相锁频环共用四象限反正切函数单元的鉴别器算法;同时,在研究了基于双线性Z变换积分器与矩形波数字积分器的滤波算法基础上,提出了一种基于矩形波数字积分器的锁频环辅助锁相环的滤波器算法.综合这两种新算法给出一种低复杂度的GPS接收机锁相锁频环设计方法.通过理论分析与仿真实验,证实该GPS载波跟踪环路设计不但具有良好的跟踪性能,且与传统设计方案相比具有运算量小,复杂度低,占用资源少等优点,更易于工程实现. 展开更多
关键词 载波跟踪环路 锁相环 锁频环 环路滤波器 低复杂度
下载PDF
磁浮主轴回转精度的测试 被引量:6
2
作者 李旗 方海燕 《机床与液压》 北大核心 2004年第8期156-158,共3页
磁浮主轴与一般主轴相比 ,其转速高 ,某些特殊用途的磁浮主轴还必须具有极高的回转精度。本文针对磁浮主轴的特点 ,以复数型频率分析的回转精度的理论为基础 ,设计了五自由度磁浮主轴回转精度的测试系统。硬件电路采用了锁相倍频技术 ,... 磁浮主轴与一般主轴相比 ,其转速高 ,某些特殊用途的磁浮主轴还必须具有极高的回转精度。本文针对磁浮主轴的特点 ,以复数型频率分析的回转精度的理论为基础 ,设计了五自由度磁浮主轴回转精度的测试系统。硬件电路采用了锁相倍频技术 ,采集的数据用复序列FFT进行处理 。 展开更多
关键词 磁浮主轴 回转精度 复频谱分析 数据采集系统 锁相环
下载PDF
电荷泵锁相环环路滤波器的设计与优化 被引量:4
3
作者 廉吉庆 陈大勇 翟浩 《时间频率学报》 CSCD 2015年第1期38-43,共6页
环路滤波器是锁相环电路的重要部分,其性能好坏直接决定了电路输出信号的质量。以二阶无源环路滤波器为例介绍了电荷泵锁相环环路滤波器的设计方法,讨论了基于相位裕度和设计参数γ的环路滤波器优化设计,并且给出了仿真结果。结果证明... 环路滤波器是锁相环电路的重要部分,其性能好坏直接决定了电路输出信号的质量。以二阶无源环路滤波器为例介绍了电荷泵锁相环环路滤波器的设计方法,讨论了基于相位裕度和设计参数γ的环路滤波器优化设计,并且给出了仿真结果。结果证明这种环路滤波器设计方法正确,优化方法切实可行。 展开更多
关键词 环路滤波器 锁相环 电荷泵 相位裕度 参数优化
下载PDF
DDS激励PLL频率合成器的设计与实现 被引量:3
4
作者 王锐 《信息技术》 2009年第6期197-200,共4页
介绍了DDS(直接数字式频率合成器)激励PLL(锁相环)频率合成器的主要设计过程和设计参数。它的硬件设计是由控制器部分、DDS部分和锁相环路部分三部分的设计组成。跳频序列选择m序列,将之写入到DDS的PIR(相位增量寄存器)中,完成软件控制... 介绍了DDS(直接数字式频率合成器)激励PLL(锁相环)频率合成器的主要设计过程和设计参数。它的硬件设计是由控制器部分、DDS部分和锁相环路部分三部分的设计组成。跳频序列选择m序列,将之写入到DDS的PIR(相位增量寄存器)中,完成软件控制DDS输出的频率跳变过程。给出了实测数据表明满足设计要求。 展开更多
关键词 DDS(直接数字式频率合成器) pll(锁相环) M序列 PIR(相位增量寄存器)
下载PDF
数字时钟锁相环的设计与实现 被引量:1
5
作者 裴志强 杨玉飞 刘宝娟 《微处理机》 2012年第1期4-6,11,共4页
数字锁相环电路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。在高密度可编程逻辑器件(FPGA)中,根据实际要求,设计FPGA专用数字锁相环电路,可充分利用器件资源,同时把一些相关的数字电路组合在一起,不仅... 数字锁相环电路已在数字通信、无线电电子学及电力系统自动化等领域中得到了极为广泛的应用。在高密度可编程逻辑器件(FPGA)中,根据实际要求,设计FPGA专用数字锁相环电路,可充分利用器件资源,同时把一些相关的数字电路组合在一起,不仅提高了系统的集成度和可靠性,降低了功耗,降低了成本,而且可以使电路性能得到明显改善。 展开更多
关键词 现场可编程门阵列 模拟锁相环 数字锁相环
下载PDF
无互连线逆变器并联 被引量:1
6
作者 高路路 罗国永 +2 位作者 刘长清 吴强 曾明高 《大功率变流技术》 2012年第6期18-22,共5页
介绍了无互连线逆变器并联研究的背景、无线并联技术在国内外的应用情况和实现逆变器并联运行的关键点,着重介绍了两台逆变器并联的控制实现,包括逆变器并联的控制策略和控制系统的软硬件实现。试验证明,该控制方式可以较好地实现两台... 介绍了无互连线逆变器并联研究的背景、无线并联技术在国内外的应用情况和实现逆变器并联运行的关键点,着重介绍了两台逆变器并联的控制实现,包括逆变器并联的控制策略和控制系统的软硬件实现。试验证明,该控制方式可以较好地实现两台逆变器并联运行时负载均分。 展开更多
关键词 逆变器 PQ控制 无线并联 锁相环
下载PDF
一种新的UE非周期性上报CSI方案
7
作者 潘涛 汪毅峰 《通信技术》 2022年第2期213-217,共5页
真实的通信场景下用户设备(User Equipment,UE)锁相环(Phase-Locked Loop,PLL)泄漏引起的干扰很难避免,导致UE只能上报较低信道质量指示(Channel Quality Indicator,CQI)值,演进型基站(envolved NodeB,eNB)收到上报信息后选择与之匹配... 真实的通信场景下用户设备(User Equipment,UE)锁相环(Phase-Locked Loop,PLL)泄漏引起的干扰很难避免,导致UE只能上报较低信道质量指示(Channel Quality Indicator,CQI)值,演进型基站(envolved NodeB,eNB)收到上报信息后选择与之匹配的较低调制编码策略(Modulation and coding Scheme,MCS),从而导致下行信道整体吞吐量下降。为了解决这个问题,提出了一种新的在信道状态信息(Channel State Information,CSI)消息中增加数据字段的上报方案。通过新增的数据字段使得UE更准确地向eNB汇报下行信道特性,从而降低对下行信道整体吞吐量的影响。本方法适用于非周期性的CSI上报场景。 展开更多
关键词 信道质量指示 信道状态信息 非周期性 用户设备 锁相环
下载PDF
一种应用于全相参雷达的毫米波频综设计(英文)
8
作者 彭烨 陈昌明 王建波 《电子器件》 CAS 北大核心 2018年第2期390-394,共5页
结合DDS、PLL、倍频及混频技术,研制了一种低相噪和低杂散的毫米波全相参雷达频综.主要包括一个毫米波频率源、一个线性调频信号发生器以及为接收机提供第二本振的微波源,整个源的相参时钟采用外接的一个100 MHz恒温晶振提供.分析和估... 结合DDS、PLL、倍频及混频技术,研制了一种低相噪和低杂散的毫米波全相参雷达频综.主要包括一个毫米波频率源、一个线性调频信号发生器以及为接收机提供第二本振的微波源,整个源的相参时钟采用外接的一个100 MHz恒温晶振提供.分析和估算了毫米波信号的相位和杂散.测试结果表明信号输出频率范围为34.855 GHz^34.865 GHz,步进100 k Hz,输出功率高于16 d Bm,相位噪声大约为-92 d Bc/Hz@10 k Hz。 展开更多
关键词 毫米波 频综 DDS 锁相环 相噪
下载PDF
用于精密时间测量的频率合成器的设计与实现
9
作者 樊战友 屈八一 刘长虹 《时间频率学报》 CSCD 2016年第2期73-77,共5页
讨论了频率合成器在精密时间测量中的重要性。以时间测量基本原理为根据分析了用于时间测量的频率合成器的选型。简述了锁相环路频率合成器的基本组成和原理,详细介绍了基于ADF4360-9的频率合成器的整体设计,包括实际电路图、工作参数... 讨论了频率合成器在精密时间测量中的重要性。以时间测量基本原理为根据分析了用于时间测量的频率合成器的选型。简述了锁相环路频率合成器的基本组成和原理,详细介绍了基于ADF4360-9的频率合成器的整体设计,包括实际电路图、工作参数和关键电路的设计分析。最后给出了主要实验条件和结果。 展开更多
关键词 精密时间测量 频率合成 锁相环
下载PDF
RFID ASK100%、10%调制时钟产生电路设计
10
作者 杨俊焱 戴宇杰 +2 位作者 张小兴 吕英杰 樊勃 《微纳电子技术》 CAS 2008年第5期302-306,共5页
设计了一种时钟产生电路,该电路采用基于低功耗锁相环(PLL)的方法,用于产生13.56MHz ASK100%、10%调制射频卡所需要的时钟。针对射频识别(RFID)系统,锁相环采取了特殊的设计。本电路作为模块可应用于符合ISO/IEC15693、ISO/IEC18000-3... 设计了一种时钟产生电路,该电路采用基于低功耗锁相环(PLL)的方法,用于产生13.56MHz ASK100%、10%调制射频卡所需要的时钟。针对射频识别(RFID)系统,锁相环采取了特殊的设计。本电路作为模块可应用于符合ISO/IEC15693、ISO/IEC18000-3标准的非接触IC卡中。通过Cadence spectre软件,使用0.35μm互补金属氧化物半导体(CMOS)工艺模型进行验证。仿真结果显示:电路采用3.3V电源供电时,100%调制载波幅度为0%时,总工作电流仅为17μA。 展开更多
关键词 射频识别 锁相环 幅度调制 时钟产生 互补金属氧化物半导体
下载PDF
一种UHF RFID读写器频率合成器的设计与实现 被引量:5
11
作者 张宇飞 《仪表技术》 2010年第6期16-20,共5页
简要介绍了UHF RFID国际标准ISO/IEC18000-6C、EPC Global C1G2及ETSI的空中射频接口要求,采用∑-△调制小数分频PLL频率合成方案,应用LMX2541及ADF4360-8芯片设计了一频率范围在860~960MHz内可跳变的UHF RFID读写器用频率合成器。仿真... 简要介绍了UHF RFID国际标准ISO/IEC18000-6C、EPC Global C1G2及ETSI的空中射频接口要求,采用∑-△调制小数分频PLL频率合成方案,应用LMX2541及ADF4360-8芯片设计了一频率范围在860~960MHz内可跳变的UHF RFID读写器用频率合成器。仿真及实验结果表明,其各项指标均达到或超过ISO/IEC18000-6C、EPC Global C1G2及ETSI标准规定的要求,可以满足未来通用型UHF RFID读写器的应用需求。 展开更多
关键词 小数分频锁相环 ∑-△调制 超高频射频识别 跳频频率合成器 LMX2541 ADF4360-8
下载PDF
一种温度补偿光电耦合直流隔离电路
12
作者 徐云生 张洪义 +2 位作者 张胜发 周文俊 沈飞 《高电压技术》 EI CAS CSCD 北大核心 2002年第2期15-16,18,共3页
介绍了一种利用光电耦合器实现电隔离的直流电压检测电路。利用 PL L 技术 ,本电路能自动补偿光电耦合器的温度漂移 ,对比实验给出了满意的结果。
关键词 电参量 测量 温度补偿 光电耦合 直流隔离电路
下载PDF
中、低频超宽捕捉带跟踪滤波PLL环路的设计与实现
13
作者 孙亮 张广发 《电子测量技术》 北大核心 1996年第2期8-11,共4页
介绍由新型复合集成PLL组成的超宽捕捉带跟踪滤波环路。当输入信号电平≥50mV;S/N≥1时,捕捉及跟踪带均达90%f_0以上。
关键词 pll 跟踪滤波 捕捉带 跟踪带 锁相环
下载PDF
基于FPGA的LVDS—光纤通信系统的实现 被引量:8
14
作者 卢敏 张子墨 《信息技术》 2007年第12期164-166,共3页
介绍了利用现场可编程门阵列FPGA实现低电压差分信号—光纤接口的协议透明、远距离、高速数据传输系统。通过对光纤传输手段的研究,并结合LVDS信号的可靠性,借助现场可编程门阵列的开发灵活性以及锁相环、先入先出存储器等成熟技术,快... 介绍了利用现场可编程门阵列FPGA实现低电压差分信号—光纤接口的协议透明、远距离、高速数据传输系统。通过对光纤传输手段的研究,并结合LVDS信号的可靠性,借助现场可编程门阵列的开发灵活性以及锁相环、先入先出存储器等成熟技术,快速的完成了系统的开发。结果表明:这种实现方法简单、快捷、可靠,并且可以方便地实现数据的处理,具有很强的灵活性和可扩展能力。 展开更多
关键词 现场可编程门阵列 通信 低电压差分信号 光纤 锁相环
下载PDF
数字接收机抗干扰性能分析研究 被引量:2
15
作者 刘倬民 李雪光 《无线电工程》 2006年第9期34-36,共3页
模拟锁相环灵敏度高、测量误差小,因而大量地应用于干涉仪、连续波雷达、遥测等设备接收机中,但其存在环路跟踪稳定性的问题。固体发动机尾焰的等离子体,对测控信号能产生很大的信号衰减和相位干扰,使绝大多数的测控设备接收信号误差超... 模拟锁相环灵敏度高、测量误差小,因而大量地应用于干涉仪、连续波雷达、遥测等设备接收机中,但其存在环路跟踪稳定性的问题。固体发动机尾焰的等离子体,对测控信号能产生很大的信号衰减和相位干扰,使绝大多数的测控设备接收信号误差超差或失锁。为解决此问题,设计了一种新型数字接收机,在靶场某干涉仪上进行了搭载实验,通过大量飞行试验数据处理结果表明取得了很好的效果。 展开更多
关键词 火焰干扰 锁相环 数字接收机 速度测量
下载PDF
EBPSK载波同步中的相位误差分析 被引量:3
16
作者 戚晨皓 陈国强 吴乐南 《电子与信息学报》 EI CSCD 北大核心 2009年第9期2166-2170,共5页
载波同步是通信中的重要环节。该文分析了EBPSK载波同步中的相位误差。首先在包含窄带高斯噪声的条件下,通过建立锁相环线性化模型,推导了EBPSK载波恢复中的输出相位噪声方差;其次在相同的参数条件下,与BPSK的平方环和Costas环输出相位... 载波同步是通信中的重要环节。该文分析了EBPSK载波同步中的相位误差。首先在包含窄带高斯噪声的条件下,通过建立锁相环线性化模型,推导了EBPSK载波恢复中的输出相位噪声方差;其次在相同的参数条件下,与BPSK的平方环和Costas环输出相位噪声方差进行对比,给出了不同输入信噪比和环路带宽下的仿真结果。研究表明,在EBPSK占空比1:9,相位跳变π/4,输入信噪比小于6 dB时,恢复出的载波要比BPSK更加精确。 展开更多
关键词 扩展的二元相移键控 锁相环 相位噪声方差 环路滤波器
下载PDF
锁相环路中扫描捕获方法及性能分析 被引量:2
17
作者 齐军 《无线电工程》 2006年第12期38-39,共2页
锁相环中的扫描捕获是航天测控工程中常用的一种重要技术。分析了具备扫描捕获电路锁相环的工作原理和实现方法。介绍了2种具有扫描捕获电路的锁相环,即具有相干检测电路和积分扫描电路的锁相环和具有辅助鉴相器和扫描发生器的锁相环,... 锁相环中的扫描捕获是航天测控工程中常用的一种重要技术。分析了具备扫描捕获电路锁相环的工作原理和实现方法。介绍了2种具有扫描捕获电路的锁相环,即具有相干检测电路和积分扫描电路的锁相环和具有辅助鉴相器和扫描发生器的锁相环,并比较了电路各自的优缺点。重点分析了环路参数对捕获性能的影响以及扫描速率与捕获时间的关系。 展开更多
关键词 锁相环 扫描速率 捕获性能
下载PDF
A Synchronized Grid Integrated Three-Phase Inverter with a Renewable Source for Power Sharing 被引量:1
18
作者 Zuhair Alqarni Johnson A. Asumadu 《Journal of Power and Energy Engineering》 2020年第3期88-101,共14页
In this paper, a three-phase inverter with renewable source input is integrated into a grid in synchronization for power sharing by load. In previous topologies, the DC source connected inverter is not synchronized to... In this paper, a three-phase inverter with renewable source input is integrated into a grid in synchronization for power sharing by load. In previous topologies, the DC source connected inverter is not synchronized to the grid which causes harmonics and voltage distortions damaging the load and the source. In order to ensure power sharing by the load from the inverter and the grid, the inverter needs to be operated in synchronization to the grid with the same voltage mag-nitude, frequency and phase as that of the grid voltage. In this paper, the com-plete power from the load is shared by the three-phase grid and the three-phase inverter module reducing the consumption from the conventional grid. This is achieved using the PLL for the reference angular frequency generation with feedback from grid voltage and is connected to the sinusoidal PWM generator. The PLL is used to generate unit vector template reference signals for the signal generator operating the six-switch inverter. The inverter and grid are inter-connected through LC filter for the reduction of harmonics. The power sharing, voltage, and current graphs with THD analysis are analyzed with the help of the MATLAB software. 展开更多
关键词 pll (phase locked loop) LC (Inductor Capacitor) Filter PWM (Pulse WIDTH Modulation) THD (Total Harmonic Distortion) MATLAB (Matrix Laboratory)
下载PDF
一种使用基于∑Δ分频的频率合成器的GMSK调制器 被引量:1
19
作者 吴大明 蔡跃明 《解放军理工大学学报(自然科学版)》 EI 2002年第5期10-14,共5页
从调制器的基本结构出发 ,讨论了采用间接调制方法来产生 GMSK信号的原理 ,分析了这种新型调制器的性能 ,给出相应的设计方法 ,并给出相应的仿真结果。
关键词 ΣΔ分频 频率合成器 GMSK调制器 ΣΔ调制器 锁相环 间接调制方法 设计方法 发射机
下载PDF
前置相序分解型dq锁相环性能分析与仿真研究 被引量:2
20
作者 周国梁 刘宣宣 石新春 《南方电网技术》 2010年第6期65-69,共5页
针对传统dq锁相环以抑制负序电压为设计目标而引起的锁相速度慢的问题,对其进行改进,采用了前置相序分解以滤除负序分量,同时为了避免频率变动对前置相序分解的影响,将锁相频率输出经处理后送回前置相序分解,以提高锁相精度。首先分析... 针对传统dq锁相环以抑制负序电压为设计目标而引起的锁相速度慢的问题,对其进行改进,采用了前置相序分解以滤除负序分量,同时为了避免频率变动对前置相序分解的影响,将锁相频率输出经处理后送回前置相序分解,以提高锁相精度。首先分析了dq锁相环模型,推导了其稳定条件与环路带宽的设计原则;然后对一种延时相序分解法进行分析,并推导其谐波与频率特性,验证了其用于dq锁相环的有效性;最后,基于电磁暂态仿真软件PSCAD/EMTDC的仿真结论验证了前置相序分解型dq锁相环的有效性。 展开更多
关键词 dq锁相环 前置相序分解 不平衡 性能分析
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部