以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基...以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx公司ISE软件的在线逻辑分析仪(ChipScope Pro)测试了ADC和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集存储功能。展开更多
本文描述了PCI Express物理层链路训练中一致性测试状态的设计,主要通过设计有限状态机实现一致性测试状态的功能。完成了LTSSM(Link Training and Status State Machine)中的polling.active到polling.com pliance状态的跳转。仿真验证...本文描述了PCI Express物理层链路训练中一致性测试状态的设计,主要通过设计有限状态机实现一致性测试状态的功能。完成了LTSSM(Link Training and Status State Machine)中的polling.active到polling.com pliance状态的跳转。仿真验证结果表明设计的状态机功能复合预期。展开更多
文摘本文描述了PCI Express物理层链路训练中一致性测试状态的设计,主要通过设计有限状态机实现一致性测试状态的功能。完成了LTSSM(Link Training and Status State Machine)中的polling.active到polling.com pliance状态的跳转。仿真验证结果表明设计的状态机功能复合预期。