针对数据传输系统速度、距离和稳定性等要求的不断提高,提出了一种基于低振幅差分信号技术(LVDS,Low Voltage Differential Signaling)的长距离高速串行数据传输系统。该系统结合LVDS技术速度快、抗干扰性强、功耗低的特点以及光纤通信...针对数据传输系统速度、距离和稳定性等要求的不断提高,提出了一种基于低振幅差分信号技术(LVDS,Low Voltage Differential Signaling)的长距离高速串行数据传输系统。该系统结合LVDS技术速度快、抗干扰性强、功耗低的特点以及光纤通信容量大、传输距离远的特点,采用光纤来传输LVDS信号,解决了数据传输系统遇到的这些难题。对数据传输系统的设计分别从设计方案、硬件实现两方面进行了详细研究和描述,并解决了数据在传输过程中遇到的采集速度、LVDS传输速度、光纤通信速度和USB传输速度不匹配的问题。展开更多
针对航天光学遥感成像系统输出通道多、输出速率高的特点,提出一种高速、多通道CCD图像数据并行处理与传输系统的设计方案。该方案以FPGA为数据处理和控制核心,采用基于FPGA区域并行处理的数据处理方法,运用FPGA内部块RAM构建高速多通道...针对航天光学遥感成像系统输出通道多、输出速率高的特点,提出一种高速、多通道CCD图像数据并行处理与传输系统的设计方案。该方案以FPGA为数据处理和控制核心,采用基于FPGA区域并行处理的数据处理方法,运用FPGA内部块RAM构建高速多通道CCD图像的缓冲区,在存取控制上采取区域缓存和时分复用的策略完成对高速多通道CCD图像数据的实时处理;而对高速多通道CCD图像数据的传输采用基于Channel link高速差分串行传输技术,以高速差分串行的LVDS(Low Voltage Differential Signal)数据流替代传统的并行"TTL/COMS"信号进行传输,使系统高速传输能力大大加强,并且功耗低,抗干扰能力强。研究结果表明,该设计具有较好的稳定性、灵活性和通用性等,并已成功运用于某40通道高速CCD成像系统中,系统并行处理和传输的总数据率高达7.68Gbit/s。展开更多
针对目前LVDS(Low Voltage Differential Signal)在高速传输过程中容易出现的误码和丢数现象,分别从硬件和逻辑两方面对传输接口进行了优化设计。硬件方面,在发送端增加高速驱动器,驱动双绞线电缆,同时在接收端采用均衡器,补偿信号在长...针对目前LVDS(Low Voltage Differential Signal)在高速传输过程中容易出现的误码和丢数现象,分别从硬件和逻辑两方面对传输接口进行了优化设计。硬件方面,在发送端增加高速驱动器,驱动双绞线电缆,同时在接收端采用均衡器,补偿信号在长距离传输过程中出现的衰减;逻辑方面,通过增加标志位避免失锁,减少数据发生误码和丢数问题。优化后的LVDS接口,相比于RS-232和RS-485接口,具有更高的通信速率,同时达到更远的通信距离,该接口设计简易,低功耗,性能稳定,无误码和丢数现象,经测试,优化后的LVDS接口,能以120 Mbps的通信速率实现48 m双绞长线稳定可靠传输。展开更多
LVDS(低压差分信号)标准ANSI/TIA/EIA 644- A -2001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB(印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给...LVDS(低压差分信号)标准ANSI/TIA/EIA 644- A -2001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB(印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给出了计算单线阻抗和差分阻抗的公式,通过实际计算说明了差分阻抗与单线阻抗的区别,并给出了PCB布线时的几点建议。展开更多
文摘针对数据传输系统速度、距离和稳定性等要求的不断提高,提出了一种基于低振幅差分信号技术(LVDS,Low Voltage Differential Signaling)的长距离高速串行数据传输系统。该系统结合LVDS技术速度快、抗干扰性强、功耗低的特点以及光纤通信容量大、传输距离远的特点,采用光纤来传输LVDS信号,解决了数据传输系统遇到的这些难题。对数据传输系统的设计分别从设计方案、硬件实现两方面进行了详细研究和描述,并解决了数据在传输过程中遇到的采集速度、LVDS传输速度、光纤通信速度和USB传输速度不匹配的问题。
文摘针对航天光学遥感成像系统输出通道多、输出速率高的特点,提出一种高速、多通道CCD图像数据并行处理与传输系统的设计方案。该方案以FPGA为数据处理和控制核心,采用基于FPGA区域并行处理的数据处理方法,运用FPGA内部块RAM构建高速多通道CCD图像的缓冲区,在存取控制上采取区域缓存和时分复用的策略完成对高速多通道CCD图像数据的实时处理;而对高速多通道CCD图像数据的传输采用基于Channel link高速差分串行传输技术,以高速差分串行的LVDS(Low Voltage Differential Signal)数据流替代传统的并行"TTL/COMS"信号进行传输,使系统高速传输能力大大加强,并且功耗低,抗干扰能力强。研究结果表明,该设计具有较好的稳定性、灵活性和通用性等,并已成功运用于某40通道高速CCD成像系统中,系统并行处理和传输的总数据率高达7.68Gbit/s。
文摘LVDS(低压差分信号)标准ANSI/TIA/EIA 644- A -2001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB(印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给出了计算单线阻抗和差分阻抗的公式,通过实际计算说明了差分阻抗与单线阻抗的区别,并给出了PCB布线时的几点建议。