期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
谈病案首页中病人地址填写存在的问题及对策 被引量:2
1
作者 王玉贵 朱雪 《中国病案》 2013年第9期27-28,共2页
住院病案首页中病人地址填写随意性大、输入不规范、空项等问题,直接影响了住院病人来源统计报表的真实性和准确性,主要原因有软件设计缺陷、绩效考核因素推动、缺乏明确管理规定等。通过对住院病案首页中病人地址认定、地址填写方式、... 住院病案首页中病人地址填写随意性大、输入不规范、空项等问题,直接影响了住院病人来源统计报表的真实性和准确性,主要原因有软件设计缺陷、绩效考核因素推动、缺乏明确管理规定等。通过对住院病案首页中病人地址认定、地址填写方式、填写要求进行明确规定,加强地址填写的管理质控,从而规范了病人地址填写,强化了地址填写的监管,对掌握医院的病人来源情况与医疗服务辐射范围,进一步推动医院精细化管理具有重要意义。 展开更多
关键词 病案首页 病人地址 问题 对策
原文传递
一种提高同时多线程VLIW处理器中取指单元吞吐率的方法 被引量:2
2
作者 万江华 陈书明 《计算机工程与科学》 CSCD 2007年第6期97-101,共5页
在同时多线程处理器中,提高取指单元的吞吐率意味着各线程之间的Cache竞争更加激烈,而这种竞争又制约着取指单元吞吐率的提高。本文针对当前超长指令字体系结构的新特点,提出了一种同时提高取指单元和处理器吞吐率的方法。该方法通过尽... 在同时多线程处理器中,提高取指单元的吞吐率意味着各线程之间的Cache竞争更加激烈,而这种竞争又制约着取指单元吞吐率的提高。本文针对当前超长指令字体系结构的新特点,提出了一种同时提高取指单元和处理器吞吐率的方法。该方法通过尽可能早地作废取指流水线中的无效地址,减少了由无效取指导致的程序Cache冲突,也提高了整个处理器的性能。实验结果表明,该方法使处理器和取指单元的吞吐率均相对提高了12%~23%,而一级程序Cache的失效率则略微增加甚至降低。另外,它还能够减少10%~25%的一级程序Cache读访问,从而降低了处理器的功耗。 展开更多
关键词 同时多线程 超长指令字 cache冲突 取指 无效地址
下载PDF
基于FPGA控制的NAND Flash存储设计 被引量:15
3
作者 刘东海 任勇峰 储成君 《科学技术与工程》 北大核心 2013年第34期10349-10353,共5页
为实现大容量存储电路的设计,以FPGA作为控制核心,Flash作为存储芯片,采用组合指令的设计方法,提高控制指令的可靠性,并对其进行有限状态机检测,最大限度防止无效指令;针对存储芯片坏块问题,建立一种快速实时更新的无效块地址列表,将所... 为实现大容量存储电路的设计,以FPGA作为控制核心,Flash作为存储芯片,采用组合指令的设计方法,提高控制指令的可靠性,并对其进行有限状态机检测,最大限度防止无效指令;针对存储芯片坏块问题,建立一种快速实时更新的无效块地址列表,将所有无效块地址存储在FPGA内部RAM中,通过地址对比,实现数据的可靠存储。该设计具有一定的通用性,可以扩展到所有类似Flash存储系统中,对其他的电路具有一定的借鉴意义。 展开更多
关键词 FLASH FPGA 三线控制 无效块地址列表
下载PDF
闪存阵列的数据存储与无效块管理方法 被引量:2
4
作者 蒲南江 张丕状 +1 位作者 张娟娟 吴黎慧 《核电子学与探测技术》 CAS CSCD 北大核心 2011年第6期641-645,共5页
针对单片闪速存储器NAND FLASH容量相对小、存储速度相对低且存在随机无效块等问题,提出一种由单片NAND FLASH构建大容量高速存储阵列并根据阵列的结构特点管理无效块的方法。深入分析阵列存储方式及位扩展、时分多路复用等关键技术,针... 针对单片闪速存储器NAND FLASH容量相对小、存储速度相对低且存在随机无效块等问题,提出一种由单片NAND FLASH构建大容量高速存储阵列并根据阵列的结构特点管理无效块的方法。深入分析阵列存储方式及位扩展、时分多路复用等关键技术,针对复杂的阵列组成提出四种无效块管理机制:全相关、全独立、行相关、列相关等。各相关模块独立建立无效块标识区,统一管理本相关模块的无效块,保证存储过程中CPU能快速定位到有效块地址值。最后通过实验验证了系统的存储容量和存储速度均达到预期目标。 展开更多
关键词 闪速存储器 无效块管理 有效块地址
下载PDF
基于高速图像数据Flash存储阵列无效块管理 被引量:2
5
作者 任勇峰 薄仕 +2 位作者 储成群 李杰 闫安斌 《电视技术》 北大核心 2016年第4期38-42,79,共6页
针对高速图像数据FPGA大容量存储的需求,提出了两种基于高速并行化Flash大容量数据存储结构的无效块管理策略,并对比了在不同应用环境下,基于超级块地址映射的无效块管理及基于位索引的无效块管理的优缺点,列出了两种方式的数据无效块... 针对高速图像数据FPGA大容量存储的需求,提出了两种基于高速并行化Flash大容量数据存储结构的无效块管理策略,并对比了在不同应用环境下,基于超级块地址映射的无效块管理及基于位索引的无效块管理的优缺点,列出了两种方式的数据无效块列表资源占用情况和存储容量损耗。通过多个工程项目的验证,这两种无效快管理策略各有所长,满足高速并行化存储Flash阵列的不同应用环境。 展开更多
关键词 存储阵列 无效块管理 超级块地址映射 位索引
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部