期刊文献+
共找到396篇文章
< 1 2 20 >
每页显示 20 50 100
网上计算机系统虚拟实验室的研究 被引量:19
1
作者 易小琳 王鑫 +2 位作者 丁蕾 周昕 张载鸿 《计算机工程》 CAS CSCD 北大核心 2002年第11期243-244,258,共3页
该文论述了网上计算机系统虚拟实验室的实现研究。介绍计算机组成及整机系统设计虚拟实验以及虚拟实验室网络化的实现方法。
关键词 网上计算机系统 虚拟实验室 计算机组成原理 网络教学
下载PDF
分组密码uBlock 被引量:16
2
作者 吴文玲 张蕾 +1 位作者 郑雅菲 李灵琛 《密码学报》 CSCD 2019年第6期690-703,共14页
本文首先介绍分组密码uBlock算法,然后简要介绍uBlock的设计原理,初步的安全性分析评估,以及各种平台的实现性能等.uBlock是一族分组密码算法,分组长度和密钥长度支持128和256比特.uBlock算法的整体结构、S盒、扩散矩阵、密钥扩展等设计... 本文首先介绍分组密码uBlock算法,然后简要介绍uBlock的设计原理,初步的安全性分析评估,以及各种平台的实现性能等.uBlock是一族分组密码算法,分组长度和密钥长度支持128和256比特.uBlock算法的整体结构、S盒、扩散矩阵、密钥扩展等设计,处处体现了安全、实现效率以及适应性的平衡.uBlock算法对差分分析、线性分析、积分分析、不可能差分分析、中间相遇攻击等分组密码分析方法具有足够的安全冗余.uBlock算法适应各种软硬件平台;充分考虑了现代微处理器的计算资源,可以利用SSE和AVX2等指令集高效实现;硬件实现简单而有效,既可以高速实现,保障高性能环境的安全应用,也可以轻量化实现,满足资源受限环境的安全需求. 展开更多
关键词 分组密码 PX结构 S盒 扩散 安全性分析 指令集
下载PDF
可重构密码协处理器指令系统的设计方法 被引量:11
3
作者 曲英杰 刘卫东 战嘉瑾 《计算机工程与应用》 CSCD 北大核心 2004年第2期10-12,22,共4页
可重构密码协处理器是采用可重构体系结构的思想和方法设计而成的,用于对数据进行加/解密处理的集成电路芯片,它能够灵活、快速地实现多种不同的密码算法。文章提出了可重构密码协处理器的指令系统的设计方法,并评估了按照该方法所设计... 可重构密码协处理器是采用可重构体系结构的思想和方法设计而成的,用于对数据进行加/解密处理的集成电路芯片,它能够灵活、快速地实现多种不同的密码算法。文章提出了可重构密码协处理器的指令系统的设计方法,并评估了按照该方法所设计的指令系统的特性。 展开更多
关键词 可重构 密码 协处理器 指令系统
下载PDF
“计算机组成原理”实验CPU设计方法研究 被引量:12
4
作者 王力生 余智铭 张冬冬 《实验技术与管理》 CAS 北大核心 2018年第5期1-5,9,共6页
随着"计算机组成原理"课教学实验改革的进行,基于FPGA的CPU设计已成为"计算机组成原理"这门课程实验的组成部分。为帮助学生提高实验设计的成功率,探究了一种教学实验单周期CPU的设计方法。给出了数据通路和控制器... 随着"计算机组成原理"课教学实验改革的进行,基于FPGA的CPU设计已成为"计算机组成原理"这门课程实验的组成部分。为帮助学生提高实验设计的成功率,探究了一种教学实验单周期CPU的设计方法。给出了数据通路和控制器的设计及CPU验证方法,使用Verilog语言、ModelSim和Vivado软件进行编码和仿真,最终下载到FPGA实验板上,完成了一个31条指令集的CPU设计。该方法已用于本科生的CPU设计实验中,取得了良好的效果。 展开更多
关键词 计算机组成原理 指令集 CPU设计 教学实验
下载PDF
A Reconfigurable Block Cryptographic Processor Based on VLIW Architecture 被引量:11
5
作者 LI Wei ZENG Xiaoyang +2 位作者 NAN Longmei CHEN Tao DAI Zibin 《China Communications》 SCIE CSCD 2016年第1期91-99,共9页
An Efficient and flexible implementation of block ciphers is critical to achieve information security processing.Existing implementation methods such as GPP,FPGA and cryptographic application-specific ASIC provide the... An Efficient and flexible implementation of block ciphers is critical to achieve information security processing.Existing implementation methods such as GPP,FPGA and cryptographic application-specific ASIC provide the broad range of support.However,these methods could not achieve a good tradeoff between high-speed processing and flexibility.In this paper,we present a reconfigurable VLIW processor architecture targeted at block cipher processing,analyze basic operations and storage characteristics,and propose the multi-cluster register-file structure for block ciphers.As for the same operation element of block ciphers,we adopt reconfigurable technology for multiple cryptographic processing units and interconnection scheme.The proposed processor not only flexibly accomplishes the combination of multiple basic cryptographic operations,but also realizes dynamic configuration for cryptographic processing units.It has been implemented with0.18μm CMOS technology,the test results show that the frequency can reach 350 MHz.and power consumption is 420 mw.Ten kinds of block and hash ciphers were realized in the processor.The encryption throughput of AES,DES,IDEA,and SHA-1 algorithm is1554 Mbps,448Mbps,785 Mbps,and 424 Mbps respectively,the test result shows that our processor's encryption performance is significantly higher than other designs. 展开更多
关键词 Block Cipher VLIW processor reconfigurable application-specific instruction-set
下载PDF
一种可编程的智能测控平台系统研究 被引量:10
6
作者 王兴 唐先玮 《小型微型计算机系统》 CSCD 北大核心 2020年第6期1203-1208,共6页
针对工业领域中监控软件的智能化和可编程化问题,研究出一种可编程的智能测控平台系统,内容包括构建系统的典型模型,制定通信指令集的编码及解码规则以及智能化指令调度策略,设计专家控制产生式规则.采用Visual Basic编程语言设计上位... 针对工业领域中监控软件的智能化和可编程化问题,研究出一种可编程的智能测控平台系统,内容包括构建系统的典型模型,制定通信指令集的编码及解码规则以及智能化指令调度策略,设计专家控制产生式规则.采用Visual Basic编程语言设计上位机组态软件,使用可编程逻辑控制器为硬件控制核心,通过串行方式进行通信,按照专家控制方式进行指令的智能优化调度.提出了一种工业领域中可编程的智能化测控方法,实现了对现场设备的控制程序重构和功能扩展.经过实验测试及结果表明该方法在工业过程控制中是可行的. 展开更多
关键词 智能测控 可编程逻辑控制器 重构 指令集 专家控制
下载PDF
一种具有指令集随机化的代码虚拟化保护系统 被引量:10
7
作者 汤战勇 李光辉 +1 位作者 房鼎益 陈晓江 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2016年第3期28-33,共6页
为了提高攻击者逆向分析软件程序的难度,结合代码虚拟化保护技术,研究并实现了保护系统ISRVMP(具有指令集随机化的虚拟机保护).ISR-VMP通过将本地x86指令转换成自定义的虚拟指令,在程序运行过程中,由一个虚拟解释器解释执行生成的虚拟指... 为了提高攻击者逆向分析软件程序的难度,结合代码虚拟化保护技术,研究并实现了保护系统ISRVMP(具有指令集随机化的虚拟机保护).ISR-VMP通过将本地x86指令转换成自定义的虚拟指令,在程序运行过程中,由一个虚拟解释器解释执行生成的虚拟指令,从而实现程序中对应的本地x86指令的功能.另外,ISR-VMP还采用了指令集随机化的技术,使得软件在保护后具有代码多样性的效果,能够进一步阻碍攻击者的逆向分析.理论分析和实验结果显示:ISR-VMP能够在较小的时空消耗基础上大幅增加攻击者逆向分析的难度,提高软件的安全性. 展开更多
关键词 安全系统 虚拟机 保护系统 指令集 逆向工程
原文传递
基于MIPS指令集的流水线CPU设计与实现 被引量:8
8
作者 刘秋菊 张光照 王仲英 《实验室研究与探索》 CAS 北大核心 2017年第8期148-152,172,共6页
提出了一种CPU设计方案,实现指令集为MIPS指令集中选取15条指令作为本CPU的基本指令,采用基本5步流水线CPU设计。分析了流水线CPU的逻辑结构与指令的处理过程,给出了取指阶段IF、译码阶段ID、执行阶段EX、内存访问阶段MEM、寄存器写回阶... 提出了一种CPU设计方案,实现指令集为MIPS指令集中选取15条指令作为本CPU的基本指令,采用基本5步流水线CPU设计。分析了流水线CPU的逻辑结构与指令的处理过程,给出了取指阶段IF、译码阶段ID、执行阶段EX、内存访问阶段MEM、寄存器写回阶段WB阶段的设计与实现。对流水线产生的相关性问题,采用Bubble法和Forwarding法相结合的方法来消除相关性,在FPGA平台上进行了测试,测试结果表明,该方案符合设计要求。 展开更多
关键词 流水线 中央处理器 设计 指令集
下载PDF
浅议LCD1602的编程技巧 被引量:7
9
作者 朱华光 《电脑知识与技术(过刊)》 2010年第18期4980-4982,4989,共4页
液晶显示模块已作为很多电子产品的通用器件,显示的主要是数字、专用符号和图形。液晶显示器以其零辐射,低耗能,散热小,纤薄轻巧,精确还原图像,屏幕调节方便的诸多优点,已经在各个领域中得到了广泛的应用。该文结合LCDl602液晶显示器的... 液晶显示模块已作为很多电子产品的通用器件,显示的主要是数字、专用符号和图形。液晶显示器以其零辐射,低耗能,散热小,纤薄轻巧,精确还原图像,屏幕调节方便的诸多优点,已经在各个领域中得到了广泛的应用。该文结合LCDl602液晶显示器的特点及指令集,分析了LCD1602的编程问题。 展开更多
关键词 LCD1602 编程 指令集
下载PDF
指令分层过滤体系在通用CPU模拟器设计中的应用 被引量:1
10
作者 乔亚男 王换招 方舟 《计算机工程与应用》 CSCD 北大核心 2005年第3期119-121,共3页
该文提出了一种新的指令集模板格式----指令分层过滤体系,解决了传统指令集模板格式适用面较窄以及特殊情况下效率较低的问题,并使用该方法设计了一个可定制的通用CPU模拟器GSim。
关键词 模拟器 指令集 硬件描述 指令集模板 指令分层过滤体系
下载PDF
系统级体系结构仿真器的研究与实现 被引量:1
11
作者 陆岚 王克祥 +1 位作者 熊悦 赵振西 《小型微型计算机系统》 CSCD 北大核心 2002年第1期14-17,共4页
系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一... 系统级体系结构仿真器是可以作为一个虚拟目标机器运行的软件系统 ,它可以实现对单 (多 )处理器、内存系统、Cache和外部设备等子系统的功能模拟 .在体系结构设计和操作系统开发等工程中 ,体系结构仿真器有着广泛的应用 .本文介绍了一个基于 MISC CPU和 SPARC体系结构的系统级仿真器 展开更多
关键词 仿真器 系统级体系结构仿真器 设计 FMCS
下载PDF
基于Gem5的CM3仿真器的研究与实现
12
作者 余涛 刘芹 赵紫微 《计算机仿真》 2024年第1期365-371,384,共8页
在嵌入式领域,业界主要使用ARM公司Keil系列仿真工具进行ARM嵌入式系统开发,芯片仿真是其重要功能之一。然而ARM Keil是国外商业软件,购买License价格不菲,且仿真器也是影响芯片验证和软件开发的关键技术之一。针对上述情况,以Cortex-M... 在嵌入式领域,业界主要使用ARM公司Keil系列仿真工具进行ARM嵌入式系统开发,芯片仿真是其重要功能之一。然而ARM Keil是国外商业软件,购买License价格不菲,且仿真器也是影响芯片验证和软件开发的关键技术之一。针对上述情况,以Cortex-M3芯片为例设计了一种基于开源模拟器Gem5的系统调用仿真方法。首先,分析Gem5模拟器的源码结构、运行过程以及指令集仿真流程,描述Gem5仿真原理。然后,通过为Gem5添加Cortex-M3寄存器和指令集支持实现Cortex-M3在Atomic SimpleCPU的SE(System Emulation)模式下的仿真。最后,设计了灵活可扩展的指令集自动化测试工具,以验证指令功能是否正确仿真。实验结果表明,经过充分测试实现的仿真器能够正确仿真,且仿真效率较高,提供了一种开源、技术可控的Cortex-M3的软仿真方案。 展开更多
关键词 嵌入式系统 仿真 开源模拟器 指令集 自动化测试
下载PDF
国产CPU的现状与发展展望综述
13
作者 高志腾 王昭 《集成电路应用》 2024年第6期42-43,共2页
阐述国产CPU在我国信息化进程中的作用。介绍国产CPU的发展现状,分析国产CPU在性能、市场占有率、生态、指令集安全方面所面临的问题,结合现状及问题提出思考与建议。
关键词 国产CPU 指令集 CPU架构
下载PDF
多核堆栈处理器研究与设计
14
作者 刘自昂 周永录 +1 位作者 代红兵 刘宏杰 《计算机工程与设计》 北大核心 2024年第4期1256-1263,共8页
为满足日趋复杂的嵌入式环境对堆栈处理器和Forth技术的应用需求,在单核堆栈处理器模型研究的基础上,设计一种多核堆栈处理器模型。基于J1单核堆栈处理器模型,针对多核目标,增加计时器、中断等功能,形成新的L32单核堆栈处理器模型,并以... 为满足日趋复杂的嵌入式环境对堆栈处理器和Forth技术的应用需求,在单核堆栈处理器模型研究的基础上,设计一种多核堆栈处理器模型。基于J1单核堆栈处理器模型,针对多核目标,增加计时器、中断等功能,形成新的L32单核堆栈处理器模型,并以该单核模型为内核,引入共享总线和十字开关互联方式的Wishbone总线、多端口存储器和面向多任务Forth系统的指令集,建立一种多核堆栈处理器模型L32-MC。利用该多核模型,在FPGA上实现4核和8核的L32-MC原型多核堆栈处理器。实验结果表明,4核和8核的L32-MC原型堆栈处理器满足高性能低功耗的多核处理器设计目标。 展开更多
关键词 多核堆栈处理器 Forth技术 Wishbone片上总线 多端口存储器 指令集 现场可编程门阵列 嵌入式
下载PDF
有人机/无人机协同任务指令集的设计与实现 被引量:6
15
作者 吴立珍 李远 +1 位作者 彭辉 朱华勇 《系统仿真学报》 CAS CSCD 北大核心 2008年第S1期514-517,521,共5页
以有人机/无人机协同任务为背景,详细分析了有人机和无人机的交互过程,提出了协同任务指令集的构成和设计要求,分别从有人机操作员和无人机的角度定义了有人机任务命令集和无人机指令集,进而设计了协同任务指令集的编码方案。最后结合... 以有人机/无人机协同任务为背景,详细分析了有人机和无人机的交互过程,提出了协同任务指令集的构成和设计要求,分别从有人机操作员和无人机的角度定义了有人机任务命令集和无人机指令集,进而设计了协同任务指令集的编码方案。最后结合具体的任务想定,搭建了有人机/无人机协同任务仿真环境,验证了所设计指令集的合理性、有效性。 展开更多
关键词 有人机 无人机 协同任务 指令集 编码方案
下载PDF
A VLIW Architecture Stream Cryptographic Processor for Information Security 被引量:4
16
作者 Longmei Nan Xuan Yang +4 位作者 Xiaoyang Zeng Wei Li Yiran Du Zibin Dai Lin Chen 《China Communications》 SCIE CSCD 2019年第6期185-199,共15页
As an important branch of information security algorithms,the efficient and flexible implementation of stream ciphers is vital.Existing implementation methods,such as FPGA,GPP and ASIC,provide a good support,but they ... As an important branch of information security algorithms,the efficient and flexible implementation of stream ciphers is vital.Existing implementation methods,such as FPGA,GPP and ASIC,provide a good support,but they could not achieve a better tradeoff between high speed processing and high flexibility.ASIC has fast processing speed,but its flexibility is poor,GPP has high flexibility,but the processing speed is slow,FPGA has high flexibility and processing speed,but the resource utilization is very low.This paper studies a stream cryptographic processor which can efficiently and flexibly implement a variety of stream cipher algorithms.By analyzing the structure model,processing characteristics and storage characteristics of stream ciphers,a reconfigurable stream cryptographic processor with special instructions based on VLIW is presented,which has separate/cluster storage structure and is oriented to stream cipher operations.The proposed instruction structure can effectively support stream cipher processing with multiple data bit widths,parallelism among stream cipher processing with different data bit widths,and parallelism among branch control and stream cipher processing with high instruction level parallelism;the designed separate/clustered special bit registers and general register heaps,key register heaps can satisfy cryptographic requirements.So the proposed processor not only flexibly accomplishes the combination of multiple basic stream cipher operations to finish stream cipher algorithms.It has been implemented with 0.18μm CMOS technology,the test results show that the frequency can reach 200 MHz,and power consumption is 310 mw.Ten kinds of stream ciphers were realized in the processor.The key stream generation throughput of Grain-80,W7,MICKEY,ACHTERBAHN and Shrink algorithm is 100 Mbps,66.67 Mbps,66.67 Mbps,50 Mbps and 800 Mbps,respectively.The test result shows that the processor presented can achieve good tradeoff between high performance and flexibility of stream ciphers. 展开更多
关键词 STREAM CIPHER VLIW architecture PROCESSOR RECONFIGURABLE application-specific instruction-set
下载PDF
一种全双工VLC无线导览系统的设计及实现 被引量:5
17
作者 于正永 唐万春 《光通信技术》 北大核心 2017年第10期37-41,共5页
提出了一种具有无线管理功能的全双工可见光通信(VLC)导览系统,定义了系统设备间通信的指令集,使用ISIM仿真环境模拟了无线管理的动态修改过程。基于FPGA和Android4.3开发环境搭建了系统测试平台,并在导览设备上正确调用和播放了相应的... 提出了一种具有无线管理功能的全双工可见光通信(VLC)导览系统,定义了系统设备间通信的指令集,使用ISIM仿真环境模拟了无线管理的动态修改过程。基于FPGA和Android4.3开发环境搭建了系统测试平台,并在导览设备上正确调用和播放了相应的视频文件,充分验证了该系统上行、下行链路的可行性。 展开更多
关键词 可见光通信 无线管理 指令集 全双工 室内无线导览系统
下载PDF
ReSim:一个面向可重构处理器的仿真平台 被引量:5
18
作者 戴鹏 魏来 +2 位作者 辛灵轩 王新安 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第2期231-237,共7页
针对可重构处理器ReMAP(reconfigurable multimedia array processor)面向视频高清编解码提出的灵活互联、计算资源密集、易于扩展的结构优化需求,提出了一个基于模块化分层设计、时钟周期精确的可重构处理器仿真平台ReSim。该仿真器基... 针对可重构处理器ReMAP(reconfigurable multimedia array processor)面向视频高清编解码提出的灵活互联、计算资源密集、易于扩展的结构优化需求,提出了一个基于模块化分层设计、时钟周期精确的可重构处理器仿真平台ReSim。该仿真器基于3级软件框架层次搭建,设计了可快速仿真多种互联结构的互联模块、多种计算模型的控制模块等模块化功能单元,结合时钟驱动模块对全局系统结构的运行驱动,可快速搭建可重构处理器的目标仿真模型,验证其正确性和有效性,精确评估计算性能,具有可视化、易于调试的特点。经实际测试表明,ReSim对可重构处理器ReMAP-2架构的系统评估与验证予以良好的支持。 展开更多
关键词 仿真器 时钟精确 可重构处理器 指令集 计算模型
下载PDF
液晶显示控制器ST7565R的研究与编程 被引量:4
19
作者 王慧 郭攀锋 +1 位作者 霍修坤 周四龙 《电子技术应用》 北大核心 2009年第12期53-56,共4页
介绍了液晶显示控制器ST7565R的结构、功能及指令集,实现了MCU对基于ST7565R液晶控制器的点阵式液晶模块的控制,显示了自定义的汉字和字符,给出了MCU与ST7565R的接口电路和相应的汇编程序。
关键词 ST7565R 液晶显示 指令集 自造汉字
下载PDF
MIPS指令集的流水线CPU模型机设计 被引量:1
20
作者 肖世伟 李承凯 +3 位作者 杨美娜 冯祥虎 孙国萃 杜军 《单片机与嵌入式系统应用》 2023年第2期15-18,共4页
对MIPS指令集的流水线CPU进行了研究,提出了一种基于MIPS的流水线处理器模型机设计方案。方案设计的数据通路可以逐条添加指令,更贴近于教学实践,采用五级流水线架构,共实现52条指令,包含乘法及除法指令,对于每个流水段中的教学应用方... 对MIPS指令集的流水线CPU进行了研究,提出了一种基于MIPS的流水线处理器模型机设计方案。方案设计的数据通路可以逐条添加指令,更贴近于教学实践,采用五级流水线架构,共实现52条指令,包含乘法及除法指令,对于每个流水段中的教学应用方法进行了分析。针对流水线数据与指令的相关问题,设计了专用的异常处理模块。模型机在EDA平台上进行了测试,测试结果表明,该方案符合设计要求。 展开更多
关键词 流水线 模型机 指令集 除法器 处理器
下载PDF
上一页 1 2 20 下一页 到第
使用帮助 返回顶部