期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
SOI LDMOS栅漏电容特性的研究 被引量:3
1
作者 俞军军 孙伟锋 +2 位作者 易扬波 李海松 陆生礼 《微电子学》 CAS CSCD 北大核心 2005年第4期352-356,共5页
借助软件,模拟并研究了SOILDMOS栅漏电容Cgd与栅源电压Vgs和漏源电压Vds的关系;研究了栅氧化层厚度,漂移区注入剂量,P阱注入剂量,SOI厚度,场板长度等五个结构工艺参数对Cgd的影响;提出了减小SOILDMOS栅漏电容Cgd的各参数调节方法。
关键词 SOI LDMOS 栅漏电容 栅氧化层 漂移区 P阱
下载PDF
面向低压高频开关应用的功率JFET的功耗 被引量:2
2
作者 田波 吴郁 +2 位作者 黄淮 胡冬青 亢宝位 《电工技术学报》 EI CSCD 北大核心 2009年第8期106-110,共5页
提出了一种埋氧化物槽栅双极模式功率JFET(BTB-JFET),其面向低压高频开关应用。首次通过仿真对BTB-JFET、常规的槽栅双极模式JFET(TB-JFET)和槽栅MOSFET(T-MOSFET)等20V级的功率开关器件在高频应用时的功率损耗进行了比较。仿真中借鉴... 提出了一种埋氧化物槽栅双极模式功率JFET(BTB-JFET),其面向低压高频开关应用。首次通过仿真对BTB-JFET、常规的槽栅双极模式JFET(TB-JFET)和槽栅MOSFET(T-MOSFET)等20V级的功率开关器件在高频应用时的功率损耗进行了比较。仿真中借鉴现有的高性能T-MOSFET的结构尺寸,并采用了感性负载电路对器件进行静态以及混合模式的电特性仿真,结果表明,常开型BTB-JFET与TB-JFET相比,零偏压时栅漏电容CGD减小25%;当工作频率为1MHz和2MHz时常开型TB-JFET与T-MOSFET相比总功耗分别降低了14%和19%,而常开型BTB-JFET较TB-JFET的总功耗又进一步降低了6%。仿真结果还表明,在不同工作频率下,常闭型JFET的性能都不如T-MOSFET。样管初步测试结果证明,常开型BTB-JFET与TB-JFET相比,零偏压时栅漏电容CGD减小45%,与仿真结果相一致。 展开更多
关键词 槽栅MOSFET 槽栅双极模式JFET 栅漏电容 埋氧化物 功耗
下载PDF
屏蔽栅结构射频功率VDMOSFET研制 被引量:1
3
作者 李飞 刘英坤 +2 位作者 邓建国 胡顺欣 孙艳玲 《半导体技术》 CAS CSCD 北大核心 2013年第3期199-202,共4页
在台栅垂直双扩散金属-氧化物-半导体场效应晶体管(VDMOSFET)的结构基础上,利用常规硅工艺技术,研制出了一种具有屏蔽栅结构的射频功率VDMOSFET器件,在多晶硅栅电极与漏极漂移区之间的氧化层中间加入了多晶硅屏蔽层,大幅度降低了器件的... 在台栅垂直双扩散金属-氧化物-半导体场效应晶体管(VDMOSFET)的结构基础上,利用常规硅工艺技术,研制出了一种具有屏蔽栅结构的射频功率VDMOSFET器件,在多晶硅栅电极与漏极漂移区之间的氧化层中间加入了多晶硅屏蔽层,大幅度降低了器件的栅漏电容Cgd。研制出的屏蔽栅结构VDMOSFET器件的总栅宽为6 cm、漏源击穿电压为57 V、漏极电流为4.3 A、阈值电压为3.0 V、跨导为1.2 S,与结构尺寸相同、直流参数相近的台栅结构VDMOSFET器件相比,屏蔽栅结构VDMOSFET器件的栅漏电容降低了72%以上,器件在175 MHz、12 V的工作条件下,连续波输出功率为8.4 W、漏极效率为70%、功率增益为10 dB。 展开更多
关键词 射频垂直双扩散金属-氧化物-半导体场效应晶体管 栅漏电容 栅屏蔽层 台栅结构 屏蔽栅结构
下载PDF
一种电荷平衡结构的沟槽MOSFET的优化设计 被引量:1
4
作者 罗小梦 王立新 +1 位作者 杨尊松 王路璐 《微电子学》 CSCD 北大核心 2017年第4期566-571,共6页
为了降低传统沟槽MOSFET的导通电阻和栅漏电容,科研人员提出一种具有电荷平衡结构的SG-RSO MOSFET。在此基础上,利用电荷平衡理论计算出SG-RSO MOSFET结构的主要参数,并借助TCAD仿真软件对外延层厚度及其掺杂浓度、场板氧化层厚度和沟... 为了降低传统沟槽MOSFET的导通电阻和栅漏电容,科研人员提出一种具有电荷平衡结构的SG-RSO MOSFET。在此基础上,利用电荷平衡理论计算出SG-RSO MOSFET结构的主要参数,并借助TCAD仿真软件对外延层厚度及其掺杂浓度、场板氧化层厚度和沟槽深度等主要参数进行合理优化设计。最终,仿真得到击穿电压为92.6 V、特征导通电阻为19.01 mΩ·mm^2、特征栅漏电容为1.45 n F·cm^(-2)的SG-RSO MOSFET。该器件性能优于传统沟槽MOSFET。 展开更多
关键词 SG-RSO MOSFET 电荷平衡 导通电阻 栅漏电容
下载PDF
一种1200V碳化硅沟槽MOSFET的新结构设计 被引量:3
5
作者 高明阳 顾钊源 +5 位作者 杨明超 谭在超 韩传余 刘卫华 耿莉 郝跃 《微电子学与计算机》 2022年第7期94-100,共7页
为了实现能源的高效利用,通过减小器件的导通电阻和栅漏电容来降低MOSFET的功耗一直是功率电子学的研究热点,但二者存在折衷关系.碳化硅的材料优势使碳化硅MOSFET更适合高频应用,在不过多增大导通电阻的情况下,减小栅漏电容以降低器件... 为了实现能源的高效利用,通过减小器件的导通电阻和栅漏电容来降低MOSFET的功耗一直是功率电子学的研究热点,但二者存在折衷关系.碳化硅的材料优势使碳化硅MOSFET更适合高频应用,在不过多增大导通电阻的情况下,减小栅漏电容以降低器件在高频应用中的动态功耗是本文的设计重点.提出了一种带有沟槽型源端和N型包裹区的碳化硅沟槽MOSFET结构,被称为槽源N包裹型(Trench Source With N-type,TSN)器件,通过将栅漏电容转换为栅源和漏源电容串联的形式,在维持MOSFET的导通电阻不过多增大的前提下,降低了栅漏电容.介绍了TSN碳化硅沟槽MOSFET器件结构和制备工艺流程,通过TCAD仿真对栅沟槽深度、N型包裹区的掺杂浓度和宽度、P+型埋层的垂直注入和横向注入深度、源极槽深度进行了优化设计.仿真结果表明,器件的击穿电压达到1420 V,特征导通电阻为3.1mΩ·cm^(2),特征栅漏电容为12.4pF·cm^(-2)。在与常规UMOS结构近似相等的击穿电压下,虽然特征导通电阻略有增大,但特征栅漏电容明显降低,这两项参数的乘积降低了78.9%. 展开更多
关键词 碳化硅 TSN结构 特征导通电阻 特征栅漏电容
下载PDF
150V电荷耦合功率MOSFET的仿真 被引量:1
6
作者 李蕊 胡冬青 +4 位作者 金锐 贾云鹏 苏洪源 匡勇 屈静 《半导体技术》 CAS CSCD 北大核心 2014年第12期902-907,共6页
电荷耦合是适用于中等电压功率MOSFET设计的先进设计理念之一,该设计思想旨在改善器件阻断态下的电场分布从而提高耐压。针对150V电荷耦合功率MOSFET双外延漂移区(分别为电荷耦合区N1区与非耦合区N2区)电荷匹配问题进行了仿真优化研... 电荷耦合是适用于中等电压功率MOSFET设计的先进设计理念之一,该设计思想旨在改善器件阻断态下的电场分布从而提高耐压。针对150V电荷耦合功率MOSFET双外延漂移区(分别为电荷耦合区N1区与非耦合区N2区)电荷匹配问题进行了仿真优化研究,结果表明:N1区和N2区浓度分别约为2.2×10^16cm^-3和4.5×10^15cm。时,电场分布更加均匀、耐压更高,且比导通电阻仅为1.306mQ·cm^2,即击穿电压和比导通电阻间达到最佳匹配。同时,还针对器件不同槽深进行了静态特性和动态特性的整体仿真优化研究,结果表明:槽深在7~9μm时,器件满足耐压要求且击穿电压随双漂移区掺杂浓度匹配程度变化较为平稳。最后,优化结构与传统槽栅MOSFET相比,其栅漏电容和栅电荷大幅降低,器件优值降低了约87%。 展开更多
关键词 金属氧化层半导体场效晶体管(MOSFET) 变掺杂 电荷耦合 场板 低栅漏电容
下载PDF
多晶硅薄膜晶体管的栅电容模型 被引量:2
7
作者 邓婉玲 《液晶与显示》 CAS CSCD 北大核心 2011年第2期178-182,共5页
多晶硅薄膜晶体管具有独特的栅电容特性,即泄漏区中栅源电容的反常增大和饱和区中栅漏电容由于kink效应的增大。基于Meyer模型,考虑了泄漏产生效应和kink效应,对多晶硅薄膜晶体管的栅漏电容和栅源电容特性进行了建模研究。对实验数据进... 多晶硅薄膜晶体管具有独特的栅电容特性,即泄漏区中栅源电容的反常增大和饱和区中栅漏电容由于kink效应的增大。基于Meyer模型,考虑了泄漏产生效应和kink效应,对多晶硅薄膜晶体管的栅漏电容和栅源电容特性进行了建模研究。对实验数据进行拟合发现,提出的模型与实验数据符合得较好,能准确地预测多晶硅薄膜晶体管的栅电容特性。 展开更多
关键词 多晶硅薄膜晶体管 栅漏电容 栅源电容 模型
下载PDF
复合多晶硅栅LDMOS的特性研究
8
作者 洪琪 陈军宁 +3 位作者 柯导明 刘磊 高珊 刘琦 《半导体技术》 CAS CSCD 北大核心 2008年第3期227-230,共4页
提出了一种应用于射频领域的复合多晶硅栅LDMOS结构(DMG-LDMOS),并给出了工艺实现方法。此结构采用了栅工程的概念,所设计的栅电极由S-栅和D-栅两块电极并列组成,其中,S-栅采用功函数较高的p+多晶硅;D-栅采用功函数较低的n+多晶硅。MED... 提出了一种应用于射频领域的复合多晶硅栅LDMOS结构(DMG-LDMOS),并给出了工艺实现方法。此结构采用了栅工程的概念,所设计的栅电极由S-栅和D-栅两块电极并列组成,其中,S-栅采用功函数较高的p+多晶硅;D-栅采用功函数较低的n+多晶硅。MEDICI对n沟道DMG-LDMOS和n沟道普通LDMOS的模拟结果表明,该结构能够提高器件的沟道载流子速度,从而增加器件的跨导值,并且该结构在提高器件击穿电压的同时还能提高器件的截止频率。 展开更多
关键词 复合栅 截止频率 功函数 横向扩散金属氧化物 栅源电容 栅漏电容
下载PDF
一种高性能快速关断型槽栅MOS器件 被引量:1
9
作者 樊冬冬 汪志刚 《微电子学与计算机》 CSCD 北大核心 2017年第1期40-43,47,共5页
提出了一种高性能快速关断型槽栅MOS器件.与常规型器件相比,这种新型器件在氧化槽内引入了两个垂直场板,这不仅使得器件在漂移区内引入了两个新的电场峰值,增大了器件的击穿电压BV,而且使得器件垂直漏场板周围形成了一层浓度更大的积累... 提出了一种高性能快速关断型槽栅MOS器件.与常规型器件相比,这种新型器件在氧化槽内引入了两个垂直场板,这不仅使得器件在漂移区内引入了两个新的电场峰值,增大了器件的击穿电压BV,而且使得器件垂直漏场板周围形成了一层浓度更大的积累层,降低了导通电阻.故提高了器件的巴利加优值FOM.由于这种新型器件纵向栅、漏场板之间存在的垂直场板使得影响器件开关速度的栅漏电容值部分转化为器件的栅源电容以及漏源电容.结果分析表明:氧化槽宽度为1.7μm、漂移区浓度为2.3×1015cm-3时这个新型器件巴利加优值FOM提升了84.8%,栅漏电荷Q_(GD)提升了26.8%. 展开更多
关键词 金属场板 巴利加优值 栅漏电容 氧化槽
下载PDF
一种快速关断沟槽型SOI LDMOS器件
10
作者 樊冬冬 汪志刚 +1 位作者 杨大力 陈向东 《微电子学》 CSCD 北大核心 2017年第2期243-246,263,共5页
围绕降低沟槽型SOI LDMOS功率器件的优值,提出了一种新型多栅沟槽SOI LDMOS器件(MG-TMOS)。与常规沟槽型SOI LDMOS(C-TMOS)器件相比,新型MG-TMOS器件在不牺牲击穿电压的同时,降低了器件开关切换时充放电的栅漏电荷和器件的比导通电阻。... 围绕降低沟槽型SOI LDMOS功率器件的优值,提出了一种新型多栅沟槽SOI LDMOS器件(MG-TMOS)。与常规沟槽型SOI LDMOS(C-TMOS)器件相比,新型MG-TMOS器件在不牺牲击穿电压的同时,降低了器件开关切换时充放电的栅漏电荷和器件的比导通电阻。这是因为:1)新型MG-TMOS器件沟槽里的保护栅将器件的栅漏电容转换为器件的栅源电容和漏源电容,大幅度降低了器件的栅漏电荷;2)保护栅偏置电压的存在使得器件导通时会在沟槽底部形成一层低阻积累层,从而降低器件的导通电阻。仿真结果表明:该新型沟槽型SOI LDMOS器件的优值从常规器件的503.4mΩ·nC下降到406.6mΩ·nC,实现了器件的快速关断。 展开更多
关键词 沟槽型SOI LDMOS 栅漏电容 比导通电阻 优值
下载PDF
一种改进型CLC电流型谐振逆变器 被引量:1
11
作者 刘教民 李建文 +2 位作者 李永刚 杨争艳 张军 《电工技术学报》 EI CSCD 北大核心 2011年第S1期125-129,共5页
针对电流型谐振逆变器中串联二极管反向过电压和负载槽路参数如何合理匹配的问题,提出了一种改进型CLC电流型谐振逆变器拓扑、通过串联缓冲电感、并联栅漏极电容,功率器件实现零电流开通、零电压关断,抑制了二极管产生浪涌电流;通过开... 针对电流型谐振逆变器中串联二极管反向过电压和负载槽路参数如何合理匹配的问题,提出了一种改进型CLC电流型谐振逆变器拓扑、通过串联缓冲电感、并联栅漏极电容,功率器件实现零电流开通、零电压关断,抑制了二极管产生浪涌电流;通过开关频率的改变以及三阶CLC负载中电容比例的定量分析,权衡输出电流与负载线圈支路电流大小,确定小容性的工作范围和输出有功功率最大值。试验结果证明所建拓扑的正确性、定量分析的有效性。 展开更多
关键词 电流型谐振逆变器 并联栅漏极电容 CLC负载匹配 容性工作范围
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部