期刊文献+
共找到83篇文章
< 1 2 5 >
每页显示 20 50 100
一种增益提升和摆率增强的运算跨导放大器 被引量:4
1
作者 吴锋霖 李思臻 +1 位作者 余凯 章国豪 《电子技术应用》 2020年第7期65-69,共5页
为了解决传统电流镜运算跨导放大器(OTA)在低压、低功耗条件下增益和摆率严重受限的问题,提出了一种基于互补翻转电压跟随器(FVF)的运算跨导放大器,有效提升跨导和最大输出电流,从而达到增益提升和摆率增强的目的。采用SMIC 0.18μm CMO... 为了解决传统电流镜运算跨导放大器(OTA)在低压、低功耗条件下增益和摆率严重受限的问题,提出了一种基于互补翻转电压跟随器(FVF)的运算跨导放大器,有效提升跨导和最大输出电流,从而达到增益提升和摆率增强的目的。采用SMIC 0.18μm CMOS工艺进行设计和验证。仿真结果表明,在1.8 V电源电压下,与同等静态功耗的传统电流镜OTA相比,提出的互补FVF型OTA增益提高了11 dB,单位增益带宽提升了2倍,正、负摆率分别提升了6.7倍和6.1倍,比单FVF型OTA有更好的性能提升效果。 展开更多
关键词 运算跨导放大器 增益提升 摆率增强 低压 低功耗
下载PDF
一种新型电流镜运算跨导放大器的设计
2
作者 赵媛 宋树祥 +3 位作者 刘振宇 岑明灿 蔡超波 蒋品群 《广西师范大学学报(自然科学版)》 CAS 北大核心 2023年第2期67-75,共9页
针对传统低压微功耗电流镜运算跨导放大器存在低增益和小摆率的缺陷,设计了一款新型电流镜运算跨导放大器。在不影响电路的静态功耗和稳定性的基础上,该运算跨导放大器采用增益提高(gain-boosting,GB)结构,增大了电路的小信号增益;引入... 针对传统低压微功耗电流镜运算跨导放大器存在低增益和小摆率的缺陷,设计了一款新型电流镜运算跨导放大器。在不影响电路的静态功耗和稳定性的基础上,该运算跨导放大器采用增益提高(gain-boosting,GB)结构,增大了电路的小信号增益;引入开关型摆率增强(switched slew-rate enhancement,SSRE)结构,提高了电路的大信号摆率。基于UMC 0.11μm标准CMOS工艺进行电路设计和仿真。仿真结果表明:在1.2 V电源电压和10 pF负载电容下,与传统电流镜运算跨导放大器相比,设计的新型电流镜运算跨导放大器的增益提高了47 dB,正摆率提高了11.2倍,负摆率提高了12.4倍。 展开更多
关键词 增益提高 摆率增强 低功耗 低电压 电流镜 运算跨导放大器
下载PDF
一种增益和摆率提升的电流镜运算放大器 被引量:4
3
作者 王梦海 张春茗 严展科 《微电子学》 CAS 北大核心 2019年第4期452-456,共5页
提出了一种应用于低压低功耗电路的新型电流镜运算放大器。该运算放大器在传统电流镜运算放大器结构的基础上,在输入级增加电流复用模块,在输出级增加动态调控单元,提升了电路的增益和摆率,且不产生额外的静态功耗,不影响电路的稳定性。... 提出了一种应用于低压低功耗电路的新型电流镜运算放大器。该运算放大器在传统电流镜运算放大器结构的基础上,在输入级增加电流复用模块,在输出级增加动态调控单元,提升了电路的增益和摆率,且不产生额外的静态功耗,不影响电路的稳定性。在UMC 28 nm CMOS工艺下进行设计和验证。仿真结果表明,在1.05 V电源电压下,与传统电流镜运算放大器相比,该运算放大器的摆率提高了11倍,增益提升了20 dB。 展开更多
关键词 电流镜运算放大器 增益提升 摆率提升 低压 低功耗
下载PDF
On the Operation of CMOS Active-Cascode Gain Stage
4
作者 Yun Chiu 《Journal of Computer and Communications》 2013年第6期18-24,共7页
An s-domain analysis of the full dynamics of the pole-zero pair (frequency doublet) associated with the broadly used CMOS active-cascode gain-enhancement technique is presented. Quantitative results show that three sc... An s-domain analysis of the full dynamics of the pole-zero pair (frequency doublet) associated with the broadly used CMOS active-cascode gain-enhancement technique is presented. Quantitative results show that three scenarios can arise for the settling behavior of a closed-loop active-cascode operational amplifier depending on the relative locations of the unity-gain frequencies of the auxiliary and the main amplifiers. The analysis also reveals that, although theoretically possible, it is practically difficult to achieve an exact pole-zero cancellation. The analytical results presented here provide theoretical guidelines to the design of CMOS operational amplifiers using this technique. 展开更多
关键词 CMOS Operational Amplifier gain Enhancement ACTIVE CASCODE Regulated CASCODE gain boosting Pole- Zero Pair DOUBLET Slow SETTLING
下载PDF
一种高增益CMOS两级运算放大器的设计 被引量:1
5
作者 罗广孝 吴军军 《山西电子技术》 2008年第1期55-57,共3页
介绍了一种采用0.6μm CMOS工艺设计的高增益两级运放结构。结构主要采用基本的两级运放结构,并采用增益提高技术提高放大器的增益。用SmartSpice软件对电路进行了仿真,仿真结果表明,此电路能够将输入信号放大20000倍以上,单位增益带宽... 介绍了一种采用0.6μm CMOS工艺设计的高增益两级运放结构。结构主要采用基本的两级运放结构,并采用增益提高技术提高放大器的增益。用SmartSpice软件对电路进行了仿真,仿真结果表明,此电路能够将输入信号放大20000倍以上,单位增益带宽为13MHz,±2.5V电源供电,功耗小于1.4mW。 展开更多
关键词 运算放大器 提高增益 稳定性
下载PDF
一种用于开关电容电路的高性能运算放大器 被引量:1
6
作者 洪帅 刘诺 +1 位作者 熊飞 何伟雄 《微电子学》 CAS CSCD 北大核心 2011年第2期164-167,共4页
设计了一种高性能BiCMOS全差分运算放大器。该运放采用复用型折叠式共源共栅结构、开关电容共模反馈以及增益增强技术,在相同功耗和负载电容条件下,与传统CMOS增益增强型运算放大器相比,具有高单位增益带宽、高摆率及相位裕度改善的特... 设计了一种高性能BiCMOS全差分运算放大器。该运放采用复用型折叠式共源共栅结构、开关电容共模反馈以及增益增强技术,在相同功耗和负载电容条件下,与传统CMOS增益增强型运算放大器相比,具有高单位增益带宽、高摆率及相位裕度改善的特点。在Cadence环境下,基于Jazz 0.35μm BiCMOS标准工艺模型,对电路进行Spectre仿真。在5 V电源电压下,驱动6 pF负载时,获得开环增益为115.3 dB、单位增益带宽为161.7 MHz、开环相位裕度为77.3°、摆率为327.0 V/μm、直流功耗(电流)为1.5 mA。 展开更多
关键词 开关电容 运算放大器 折叠式共源共栅 增益增强 BICMOS
下载PDF
一种14位125MHz采样/保持电路的设计 被引量:1
7
作者 雷郎成 《微电子学》 CAS CSCD 北大核心 2011年第4期554-557,共4页
设计了一种高性能采样/保持(S/H)电路,采用全差分电容翻转型的主体结构,有效减小了噪声和功耗。在电路设计中,采用栅压自举开关,极大地减小了非线性失真,同时,有效地抑制了输入信号的直流偏移。采样/保持放大器电路采用折叠共源共栅结构... 设计了一种高性能采样/保持(S/H)电路,采用全差分电容翻转型的主体结构,有效减小了噪声和功耗。在电路设计中,采用栅压自举开关,极大地减小了非线性失真,同时,有效地抑制了输入信号的直流偏移。采样/保持放大器电路采用折叠共源共栅结构,由于深亚微米工艺中器件本征增益减小,S/H电路为达到更高增益,采用增益提升技术。设计的采样/保持电路采用0.18μm1P5M工艺实现,在1.8 V电源电压1、25 MHz采样速率下,输出差动摆幅达到2 V(VP-P),输入信号到奈奎斯特频率时仍能达到98 dB以上的无杂散动态范围(SFDR),其性能满足14位精度、125MHz转换速率的流水线ADC要求。 展开更多
关键词 采样/保持电路 自举开关 增益提升
下载PDF
一种带增益提高技术的高增益CMOS运算放大器的设计 被引量:1
8
作者 王学权 梁齐 《现代电子技术》 2006年第12期148-150,共3页
给出了一种用在高速高精度流水线型模数转换器中的具有高增益和高单位增益频率的全差动CMOS运算放大器的设计,电路结构主要采用折叠式共源共栅结构,并采用增益提高技术提高放大器的增益。共模反馈电路由开关电容共模反馈电路实现。模拟... 给出了一种用在高速高精度流水线型模数转换器中的具有高增益和高单位增益频率的全差动CMOS运算放大器的设计,电路结构主要采用折叠式共源共栅结构,并采用增益提高技术提高放大器的增益。共模反馈电路由开关电容共模反馈电路实现。模拟结果显示,其开环直流增益可达到106 dB,在负载电容为2 pF时单位增益频率达到了167 MHz,满足了对模数转换器的高速度和高精度的要求。 展开更多
关键词 全差动放大器 增益提高 共模反馈(CMFB) 数/模转换器
下载PDF
一种带有增益提高技术的高速CMOS运算放大器设计
9
作者 宋奇伟 陆安江 张正平 《电子设计工程》 2012年第10期1-4,共4页
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运... 设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。 展开更多
关键词 运算放大器 折叠式共源共栅 高速度 增益提高 三支路电流基准
下载PDF
用于流水线型ADC的运算放大器设计
10
作者 谢志伟 段吉海 +1 位作者 邓翔 李石林 《桂林电子科技大学学报》 2012年第4期273-276,共4页
基于0.18μm CMOS工艺设计了一个用于流水线型ADC的全差分运算放大器,提出简化的等效模型,推导得到其传输函数,分析影响直流增益和频率特性的关键因素,优化关键节点处MOS尺寸与次极点位置,以取得较高增益和较大单位增益带宽。仿真结果表... 基于0.18μm CMOS工艺设计了一个用于流水线型ADC的全差分运算放大器,提出简化的等效模型,推导得到其传输函数,分析影响直流增益和频率特性的关键因素,优化关键节点处MOS尺寸与次极点位置,以取得较高增益和较大单位增益带宽。仿真结果表明,在1.8V电源电压下,所设计的运算放大器在负载为4pF时,直流增益为123dB,单位增益带宽为860MHz,相位裕度为68°,能满足14位、50MHz以上流水线ADC的需要。 展开更多
关键词 增益自举 共源共栅 零极点对
下载PDF
应用于∑-ΔADC调制器的高增益运算放大器 被引量:1
11
作者 杨小峰 雷城 《西安邮电大学学报》 2023年第5期40-49,共10页
为了提高∑-Δ调制器中运算放大器(运放)的增益,提出了一种应用于∑-Δ调制器的高增益运放设计方案。所设计的运放使用增益提升型结构,主要包含两个辅助放大器和一个主放大器,这3个放大器皆为折叠共源共栅结构。采用在辅助放大器和主放... 为了提高∑-Δ调制器中运算放大器(运放)的增益,提出了一种应用于∑-Δ调制器的高增益运放设计方案。所设计的运放使用增益提升型结构,主要包含两个辅助放大器和一个主放大器,这3个放大器皆为折叠共源共栅结构。采用在辅助放大器和主放大器的输出极点之间添加补偿电容的方法,以补偿总运放的频率特性,使其能够稳定工作。仿真结果表明,该放大器的增益为120.6 dB,相位裕度为62.3°,电源抑制比为185.9 dB,共模抑制比为179.1 dB。与其他高增益设计方法相比,所提设计方案可以有效地提升运放的增益。 展开更多
关键词 ∑-Δ调制器 运算放大器 增益提升结构 补偿电容 频率特性
下载PDF
超过100dB SFDR的1.2V 14位20M采样保持放大器 被引量:4
12
作者 林平分 周钢 《微电子学与计算机》 CSCD 北大核心 2008年第12期92-95,共4页
设计了适用于14位20M流水线型模数转换器的采样保持电路.该电路采用了伪差分嵌套增益增强CMOS运算放大器,该运放的增益在各个corner及温度下都高于130dB,从而保证了采样保持电路的精度.在TSMC 0.13μm CMOS工艺下,仿真结果显示,该采样... 设计了适用于14位20M流水线型模数转换器的采样保持电路.该电路采用了伪差分嵌套增益增强CMOS运算放大器,该运放的增益在各个corner及温度下都高于130dB,从而保证了采样保持电路的精度.在TSMC 0.13μm CMOS工艺下,仿真结果显示,该采样保持电路能够达到高于100dB的SFDR,完全满足14位的精度要求. 展开更多
关键词 采样保持电路 栅压自举开关 嵌套增益增强运放 共模反馈
下载PDF
一种新型的高增益超宽带低噪声放大器 被引量:2
13
作者 吕瑛 康星朝 《信息技术》 2018年第1期141-143,154,共4页
文中提出了一种采用增益提高技术的超宽带低噪声放大器(LNA)。为了通过提高电路的输出阻抗,进而实现改善电路增益的目的,该LNA包含了两级共射共基放大器电路,并在共基晶体管基极引入电感。基于0.13μm SiGe BiCMOS工艺对其进行设计,实... 文中提出了一种采用增益提高技术的超宽带低噪声放大器(LNA)。为了通过提高电路的输出阻抗,进而实现改善电路增益的目的,该LNA包含了两级共射共基放大器电路,并在共基晶体管基极引入电感。基于0.13μm SiGe BiCMOS工艺对其进行设计,实现了超宽的31GHz^42GHz的工作频率,增益为20.1dB^30.7dB,噪声系数为1.19dB^1.31dB,并且在1.8V单电源电压供电情况下,消耗的功耗为13.2mW。 展开更多
关键词 噪声放大器 增益提高技术 超宽带
下载PDF
基于0.13μm CMOS工艺的快速稳定的高增益Telescopic放大器设计
14
作者 苏丽梅 赵晓霞 《现代电子技术》 2007年第21期14-16,共3页
提出了一个0.13μm CMOS工艺下的快速稳定的高增益Telescopic放大器的设计。该设计采用了增益提高技术,分析了这种技术的增益模型和频率响应模型。后仿真结果表明,该设计开环直流增益为98 dB,在4.5 ns的建立时间之内达到0.02%的稳定精度... 提出了一个0.13μm CMOS工艺下的快速稳定的高增益Telescopic放大器的设计。该设计采用了增益提高技术,分析了这种技术的增益模型和频率响应模型。后仿真结果表明,该设计开环直流增益为98 dB,在4.5 ns的建立时间之内达到0.02%的稳定精度,而且没有超调的现象,其等效输入噪声小于4 nV/rtHz,在1.2 V供电下消耗电流2 mA。 展开更多
关键词 套筒式运放 增益提高技术 高增益 软件无线电
下载PDF
采用增益提高技术的两级放大器的设计
15
作者 刘云康 彭晓宏 +3 位作者 胡勇 侯立刚 朱志鼎 吕本强 《现代电子技术》 2013年第9期144-146,150,共4页
基于chartered 0.35μm工艺,采用PMOS管作为输入管的折叠式共源共栅结构,设计了一种采用增益提高技术的两级运算放大器。利用Cadence公司的spectre对电路进行仿真,该电路在3.3 V电源电压下具有125.8 dB的直流开环增益,2.43 MHz的单位增... 基于chartered 0.35μm工艺,采用PMOS管作为输入管的折叠式共源共栅结构,设计了一种采用增益提高技术的两级运算放大器。利用Cadence公司的spectre对电路进行仿真,该电路在3.3 V电源电压下具有125.8 dB的直流开环增益,2.43 MHz的单位增益带宽,61.2°的相位裕度,96.3 dB的共模抑制比。 展开更多
关键词 折叠式共源共栅 增益提高技术 运算放大器 低电压电流镜
下载PDF
12位100MS/s ADC中采样/保持电路的分析与设计 被引量:6
16
作者 张凯 周贵贤 +2 位作者 刘烨 陈贵灿 程军 《微电子学与计算机》 CSCD 北大核心 2007年第11期8-13,共6页
设计了一种高性能的采样保持(S/H)电路,在1.8V的电源电压下,其性能满足12位精度、100MS/s转换速率的ADC的要求。设计中采用了一种新型的自举采样开关,提高了S/H电路的可靠性和线性度;对于高增益大带宽的运算跨导放大器OTA的带宽设计,在... 设计了一种高性能的采样保持(S/H)电路,在1.8V的电源电压下,其性能满足12位精度、100MS/s转换速率的ADC的要求。设计中采用了一种新型的自举采样开关,提高了S/H电路的可靠性和线性度;对于高增益大带宽的运算跨导放大器OTA的带宽设计,在分析了主运放和辅助运放在带宽和相位裕度等方面的关系的基础上,提出了新的设计方法。仿真结果表明:S/H电路的差动输出摆幅达到了2V;对于输入为49MHz的正弦波,测得其信号噪声失真比达到了82dB,满足12位ADC的要求;整个电路的功耗约为20mW。 展开更多
关键词 采样/保持电路 自举开关 增益提高技术
下载PDF
采样保持电路中全差分增益提高放大器设计 被引量:5
17
作者 钱黎明 魏敬和 《电子与封装》 2017年第9期19-22,共4页
介绍了一种全差分增益增强CMOS运算放大器的设计和实现。该放大器用于12位20 MHz采样频率的流水线模/数转换器(A/D)的采样保持电路。为了实现大的输入共模范围,采用折叠式共源共栅放大器。主放大器采用开关电容共模反馈电路,辅助放大器... 介绍了一种全差分增益增强CMOS运算放大器的设计和实现。该放大器用于12位20 MHz采样频率的流水线模/数转换器(A/D)的采样保持电路。为了实现大的输入共模范围,采用折叠式共源共栅放大器。主放大器采用开关电容共模反馈电路,辅助放大器则采用简单的连续时间共模反馈电路。该放大器采用CMOS 0.5μm工艺,电源电压为3.3 V。Cadence Spectre仿真结果显示,在负载为6 p F的情况下,其增益为99 d B,单位增益带宽为318 MHz,相位裕度为53°。 展开更多
关键词 增益提高 共模反馈 采样保持电路
下载PDF
一种高增益、高带宽全差分运算放大器的设计
18
作者 彭春雨 张伟强 +1 位作者 蔺智挺 吴秀龙 《电子与封装》 2023年第7期53-58,共6页
采用增益提升(Gain-boosting)技术,使用2个三输入管的折叠式共源共栅运算放大器(运放)作为辅助运放,设计了一种宽输入共模范围的高增益、高带宽的全差分运算放大器。主运放输入部分由一对NMOS管和一对PMOS管共同构成,其输入跨导提高至由... 采用增益提升(Gain-boosting)技术,使用2个三输入管的折叠式共源共栅运算放大器(运放)作为辅助运放,设计了一种宽输入共模范围的高增益、高带宽的全差分运算放大器。主运放输入部分由一对NMOS管和一对PMOS管共同构成,其输入跨导提高至由单MOS管构成的运放输入跨导的2倍。主运放输入跨导的提高间接提升了主运放的增益和带宽。而辅助运放在不改变主运放带宽的同时,通过降低主运放的主极点增大输出阻抗,再次提升主运放的增益,达到了高增益、高带宽的目的。该运算放大器采用商用55 nm CMOS工艺设计,经仿真可得,当负载电容为5 pF时,运放低频增益为115 dB,增益带宽积为209 MHz,总功耗为2.8 mW。 展开更多
关键词 全差分运算放大器 增益提升 带宽 共模反馈
下载PDF
一种高增益高电流效率的运算跨导放大器 被引量:4
19
作者 郑凯伦 郭桂良 《微电子学与计算机》 北大核心 2020年第6期51-56,共6页
为了提高增益自举OTA的电流效率,对主运放、辅助运放及其共模反馈电路进行了电流复用,在华宏0.35μm工艺5V电源电压下实现了一种具有大DC增益(大于121dB)、高电流效率(大于1146MHz*pF/mA)、宽差分输出动态范围(大于9V)的OTA结构.
关键词 运算跨导放大器 复用型折叠共源共栅 增益自举 差分误差放大
下载PDF
Flip-around结构高速采样保持电路的设计 被引量:1
20
作者 姚若河 朱建培 +1 位作者 吴为敬 张炜华 《微电子学》 CAS CSCD 北大核心 2006年第2期225-228,共4页
分析了Flip-around结构采样保持电路产生失真的原因。采用增加哑开关管的自举开关,消除与输入有关的电荷注入和时钟馈通;采用增益增强技术,提高运算放大器的直流增益,并通过调整辅助运放的负载电容大小,实现主运放建立时间特性的优化。... 分析了Flip-around结构采样保持电路产生失真的原因。采用增加哑开关管的自举开关,消除与输入有关的电荷注入和时钟馈通;采用增益增强技术,提高运算放大器的直流增益,并通过调整辅助运放的负载电容大小,实现主运放建立时间特性的优化。设计了一个Flip-around结构的高速采样保持电路;对电路各模块进行了功能仿真,给出了整个采样保持电路的仿真结果。 展开更多
关键词 采样保持电路 增益增强 自举开关 时钟馈通
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部