-
题名基于FPGA的数据速率及格式变换的设计与实现
- 1
-
-
作者
王玲
王辰平
李道虎
-
机构
河南新乡
-
出处
《机电工程》
CAS
2012年第3期347-349,364,共4页
-
文摘
为了解决数字通信中连续数据到定长帧的转换问题,设计了一个具有数据速率和结构变换功能的现场可编程门阵列(FPGA)接口变换模块,该模块包含3个核心部分:缓存单元、速率变换和帧控制逻辑,缓存单元选用了方便实用的异步FIFO来实现,速率变换部分采用了5/6小数分频方式大大节省了FPGA内部资源,帧控制逻辑单元严格定义了读FIFO的使能格式和时序,最后进行了软件的功能和时序仿真。实际应用结果表明,该模块能够准确地对数据速率和格式进行变换,实现了预期的功能。
-
关键词
数字通信
速率变换
fifo
帧控制逻辑
现场可编程门阵列
-
Keywords
digital communication
rate conversion
fifo
frame control logic
field-programmable gate array(FPGA)
-
分类号
TN927
[电子电信—通信与信息系统]
TM133
[电子电信—信息与通信工程]
-
-
题名基于CPLD的多通道快速数据栈区设计
- 2
-
-
作者
邵蓉
-
机构
辽宁石油化工大学信息工程学院
-
出处
《现代电子技术》
2004年第6期81-83,91,共4页
-
文摘
利用在系统可编程逻辑器件ispLSI6192芯片构造4个双向并独立的128×9位FIFO高速数据存储栈区(FIFO),并利用芯片内部快速进位逻辑建立快速地址寄存器和地址自动加1计数器,同时利用该芯片的门阵列建立FIFO控制逻辑,控制逻辑分别对4个FIFO栈区进行读写管理控制;即将系统的高速数据栈区及其控制逻辑功能做在同一个芯片上,从而提高计算机数据管理通信的速度、效率,以及提高系统的集成度和降低系统的故障率。
-
关键词
多通道快速数据栈区
在系统可编程逻辑器件
fifo控制逻辑
isPLSI6192
-
Keywords
Multiple high speed data memory
in system programmable logic device
fifo control logic
isPLSI6192
-
分类号
TP311.12
[自动化与计算机技术—计算机软件与理论]
-