期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于CPLD的全数字脉宽调制器的设计 被引量:11
1
作者 程杰斌 王华民 +1 位作者 李劲松 严百平 《电力电子技术》 CSCD 北大核心 2003年第3期76-78,共3页
提出了一种基于CPLD的全数字高频脉宽调制器的实现电路 ,并对电路的工作原理和工作过程进行了详细的叙述 ,给出了实验波形和实验数据。实验结果证明了这种电路的正确性和实用性。
关键词 调制器/同步信号 数字脉宽调制器
下载PDF
FPGA-based high resolution DPWM control circuit 被引量:6
2
作者 SONG Hu JIANG Naiti +1 位作者 HU Shanshan LI Hongtao 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2018年第6期1136-1141,共6页
Two improved structures of high resolution digital pulse width modulator(DPWM) control circuit are proposed. Embedded digital clock manager(DCM) blocks and digital programmable delay circuits are employed as the basic... Two improved structures of high resolution digital pulse width modulator(DPWM) control circuit are proposed. Embedded digital clock manager(DCM) blocks and digital programmable delay circuits are employed as the basic resources to construct the field-programmable gate array(FPGA)-based DPWM implementations. Detailed schemes are illustrated and the circuits have been successfully implemented on the Artix-7 FPGA device developed by Xilinx. Experimental results show that when the basic clock operates at the frequency of 200 MHz, the resolutions of the two approaches can reach 625 ps and 500 ps, respectively. Besides,the presented schemes possess other merits including flexible resolution, strong versatility and relatively good stability. 展开更多
关键词 digital clock manager(DCM) digital programmable delay circuit digital pulse width modulator(dpwm)
下载PDF
一种新型分段延时型DPWM的设计与实现
3
作者 程心 许立新 +1 位作者 陈亮 张章 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2020年第5期640-645,共6页
文章提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的分段延时型数字脉宽调制模块(digital pulse width modulator,DPWM),将二进制的输入信号分成3段,分别分配给计数器、相移电路和快速进位链,以产生精度不同的3... 文章提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的分段延时型数字脉宽调制模块(digital pulse width modulator,DPWM),将二进制的输入信号分成3段,分别分配给计数器、相移电路和快速进位链,以产生精度不同的3段延时叠加,从而形成高时间分辨率的脉宽调制(pulse width modulator,PWM)信号;分析了在相移电路中潜在的时序与逻辑错误,设计新型的相移电路解决上述问题。此外,利用加法器进位延时综合成为快速进位链,在提高时间分辨率的同时减少所占用的资源。通过Altera Cyclone IV系列FPGA板测试表明,在14 bit位宽、156 MHz工作频率下,该文设计的DPWM时间分辨率达到50 ps,线性度大于99.2%。 展开更多
关键词 数字脉宽调制模块(dpwm) 时间分辨率 相移电路 快速进位链 线性度
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部