期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种12位高速低失真数字/模拟转换器的设计 被引量:3
1
作者 严纲 《微电子学》 CAS CSCD 北大核心 2004年第3期341-344,共4页
 介绍了一种12位高速、低失真数字/模拟转换器(DAC)的设计原理及其电路结构;着重阐述了去毛刺技术及其应用。采用2μm等平面隔离互补双极工艺模型参数进行了Cadence仿真。结果表明,该12位DAC在高达60MHz数据更新率下具有低于100pV...  介绍了一种12位高速、低失真数字/模拟转换器(DAC)的设计原理及其电路结构;着重阐述了去毛刺技术及其应用。采用2μm等平面隔离互补双极工艺模型参数进行了Cadence仿真。结果表明,该12位DAC在高达60MHz数据更新率下具有低于100pV·s的毛刺脉冲面积。 展开更多
关键词 数字/模拟转换器 失真 去毛刺技术
下载PDF
基于InP HBT的SFDR>63 dB 12位6 GS/s高速数模转换器 被引量:1
2
作者 王铭 张有涛 +2 位作者 叶庆国 罗宁 李晓鹏 《电子技术应用》 2020年第4期34-39,共6页
基于0.7μm、ft=280 GHz的InP异质结双极晶体管(HBT)工艺设计了一款12位6 GS/s的电流舵型数模转换器(DAC)。通过改进电流源开关结构,增大了输出阻抗和稳定性;在DAC输出端引入去毛刺(Deglitch)电路,可以有效消除高速DAC开关切换期间产生... 基于0.7μm、ft=280 GHz的InP异质结双极晶体管(HBT)工艺设计了一款12位6 GS/s的电流舵型数模转换器(DAC)。通过改进电流源开关结构,增大了输出阻抗和稳定性;在DAC输出端引入去毛刺(Deglitch)电路,可以有效消除高速DAC开关切换期间产生的毛刺,从而提升电路无杂散动态范围(SFDR)。仿真结果表明,电路实现了0.75 LSB的DNL和0.5 LSB的INL,去毛刺电路可以在高频下将DAC的SFDR提升10 dB,并且在整个奈奎斯域内实现SFDR>63 dB,极大地提升了DAC的动态特性。 展开更多
关键词 数模转换器(DAC) 电流舵 INP HBT deglitch 无杂散动态范围(SFDR)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部