期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
EPC Gen2标签数字电路时钟策略和协议一致性分析
被引量:
2
1
作者
罗恰嗣
郭立
+1 位作者
张纲
李清
《微电子学》
CAS
CSCD
北大核心
2009年第5期639-643,共5页
时钟策略是影响EPC Gen2 RFID标签性能的重要因素。为了降低标签的功耗,系统时钟频率在满足协议要求的前提下应尽可能地低。但是,过低的系统时钟可能不满足协议一致性的要求。分析了不同时钟策略对标签数字电路的影响;提出了一种误差位...
时钟策略是影响EPC Gen2 RFID标签性能的重要因素。为了降低标签的功耗,系统时钟频率在满足协议要求的前提下应尽可能地低。但是,过低的系统时钟可能不满足协议一致性的要求。分析了不同时钟策略对标签数字电路的影响;提出了一种误差位移的方法来降低回发链路频率误差;设计了一种1.28MHz和2.56MHz频率的双时钟策略。与1.92MHz的单时钟策略相比,双时钟策略可以节约5.66%到9.44%的功耗(CMOS0.18μm工艺),并提供更大的解码裕量和回发链路频率裕量。
展开更多
关键词
射频身份识别
EPC
GEN2
回发链路频率
时钟策略
协议一致性
下载PDF
职称材料
一种降低基带芯片功耗的时钟策略及改进方案
2
作者
程曾
李同合
+2 位作者
马林
何有志
郑晓庆
《微电子学与计算机》
CSCD
北大核心
2012年第2期91-94,共4页
为了更为有效地降低手机基带芯片中GSM通讯模块的功耗,将门控时钟策略和GSM通讯模块的特点结合起来,用硬件电路精确控制GSM通讯模块的休眠,并且对可能遇到提前唤醒的场景提出了改进方法,EDA软件仿真和FPGA验证了该方法可以达到明显的功...
为了更为有效地降低手机基带芯片中GSM通讯模块的功耗,将门控时钟策略和GSM通讯模块的特点结合起来,用硬件电路精确控制GSM通讯模块的休眠,并且对可能遇到提前唤醒的场景提出了改进方法,EDA软件仿真和FPGA验证了该方法可以达到明显的功耗优化效果.
展开更多
关键词
低功耗
时钟策略
GSM休眠定时器
基带芯片
高精度
下载PDF
职称材料
高精度时钟同步系统的研究与实现策略
被引量:
10
3
作者
王延年
宋小伟
《国外电子测量技术》
2018年第3期30-33,共4页
通过对各种时钟同步算法以及解决方案的研究,提出一种应用于时钟同步系统的时钟同步策略:利用IEEE 1588v2所描述的时钟同步算法,结合GPS同步的本地时间基准,并利用ARM9Kernel和FPGA实现一种速度快、精度高的时钟同步策略。论文除对IEEE...
通过对各种时钟同步算法以及解决方案的研究,提出一种应用于时钟同步系统的时钟同步策略:利用IEEE 1588v2所描述的时钟同步算法,结合GPS同步的本地时间基准,并利用ARM9Kernel和FPGA实现一种速度快、精度高的时钟同步策略。论文除对IEEE 1588v2和GPS重新规划了使用方式外,还对系统软硬件设计做了简要说明。通过对主、从站同步误差的测量,本策略同步误差能控制在200ns以内。同步精度略低于纯硬件实现的同步策略,但远远高于纯软件的同步精度。经实验验证,本设计能够满足大部分分布式工业控制系统要求。
展开更多
关键词
时钟同步
IEEE
1588协议
GPS
ARM9
FPGA
下载PDF
职称材料
题名
EPC Gen2标签数字电路时钟策略和协议一致性分析
被引量:
2
1
作者
罗恰嗣
郭立
张纲
李清
机构
中国科学技术大学电子科学与技术系
复旦微电子公司
出处
《微电子学》
CAS
CSCD
北大核心
2009年第5期639-643,共5页
基金
国家高技术研究发展(863)计划基金资助项目(SQ2006AA04XK116990)
文摘
时钟策略是影响EPC Gen2 RFID标签性能的重要因素。为了降低标签的功耗,系统时钟频率在满足协议要求的前提下应尽可能地低。但是,过低的系统时钟可能不满足协议一致性的要求。分析了不同时钟策略对标签数字电路的影响;提出了一种误差位移的方法来降低回发链路频率误差;设计了一种1.28MHz和2.56MHz频率的双时钟策略。与1.92MHz的单时钟策略相比,双时钟策略可以节约5.66%到9.44%的功耗(CMOS0.18μm工艺),并提供更大的解码裕量和回发链路频率裕量。
关键词
射频身份识别
EPC
GEN2
回发链路频率
时钟策略
协议一致性
Keywords
RFID
EPC
Gen2
Backscatter
link
frequency
(BLF)
clock
strategy
Protocol
conformance
分类号
TN492 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种降低基带芯片功耗的时钟策略及改进方案
2
作者
程曾
李同合
马林
何有志
郑晓庆
机构
西安交通大学电子与信息工程学院微电子学系
西安电子科技大学微电子学院
西安交通大学电子物理与器件教育部重点实验室电子与信息工程学院
出处
《微电子学与计算机》
CSCD
北大核心
2012年第2期91-94,共4页
文摘
为了更为有效地降低手机基带芯片中GSM通讯模块的功耗,将门控时钟策略和GSM通讯模块的特点结合起来,用硬件电路精确控制GSM通讯模块的休眠,并且对可能遇到提前唤醒的场景提出了改进方法,EDA软件仿真和FPGA验证了该方法可以达到明显的功耗优化效果.
关键词
低功耗
时钟策略
GSM休眠定时器
基带芯片
高精度
Keywords
low
power
clock
strategy
GSM
sleep
timer
baseband
chip
high
precise
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
高精度时钟同步系统的研究与实现策略
被引量:
10
3
作者
王延年
宋小伟
机构
西安工程大学电子信息学院
出处
《国外电子测量技术》
2018年第3期30-33,共4页
文摘
通过对各种时钟同步算法以及解决方案的研究,提出一种应用于时钟同步系统的时钟同步策略:利用IEEE 1588v2所描述的时钟同步算法,结合GPS同步的本地时间基准,并利用ARM9Kernel和FPGA实现一种速度快、精度高的时钟同步策略。论文除对IEEE 1588v2和GPS重新规划了使用方式外,还对系统软硬件设计做了简要说明。通过对主、从站同步误差的测量,本策略同步误差能控制在200ns以内。同步精度略低于纯硬件实现的同步策略,但远远高于纯软件的同步精度。经实验验证,本设计能够满足大部分分布式工业控制系统要求。
关键词
时钟同步
IEEE
1588协议
GPS
ARM9
FPGA
Keywords
clock
synchronization
strategy
IEEE
1588
protocol
GPS
ARM9
FPGA
分类号
TP202.2 [自动化与计算机技术—检测技术与自动化装置]
TN911.2 [自动化与计算机技术—控制科学与工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
EPC Gen2标签数字电路时钟策略和协议一致性分析
罗恰嗣
郭立
张纲
李清
《微电子学》
CAS
CSCD
北大核心
2009
2
下载PDF
职称材料
2
一种降低基带芯片功耗的时钟策略及改进方案
程曾
李同合
马林
何有志
郑晓庆
《微电子学与计算机》
CSCD
北大核心
2012
0
下载PDF
职称材料
3
高精度时钟同步系统的研究与实现策略
王延年
宋小伟
《国外电子测量技术》
2018
10
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部