期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
VSF:CMOS组合电路的静态功耗评估模型
被引量:
1
1
作者
赵晓莺
佟冬
程旭
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2007年第5期789-795,共7页
为了解决利用晶体管级电路模拟分析CMOS电路静态功耗时模拟时间随电路规模增大迅速增加的问题,在分析晶体管堆叠效应对标准单元泄漏电流影响的基础上,定义了归一化堆叠系数和电路等效堆叠系数的概念,提出了基于电路有效堆叠系数的静态...
为了解决利用晶体管级电路模拟分析CMOS电路静态功耗时模拟时间随电路规模增大迅速增加的问题,在分析晶体管堆叠效应对标准单元泄漏电流影响的基础上,定义了归一化堆叠系数和电路等效堆叠系数的概念,提出了基于电路有效堆叠系数的静态功耗评估模型.该模型可用于CMOS组合电路静态功耗估算和优化.实验结果表明使用该模型进行静态功耗估算时,不需要进行Hspice模拟.针对ISCAS85基准电路的静态功耗优化结果表明,利用该模型能够取得令人满意的静态功耗优化效果,优化速度大大提高.
展开更多
关键词
归一化堆叠系数
电路有效堆叠系数
静态功耗评估模型
cmos
组合电路
下载PDF
职称材料
利用遗传算法实现CMOS组合电路静态功耗优化
被引量:
1
2
作者
赵晓莺
易江芳
+1 位作者
佟冬
程旭
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007年第3期421-427,共7页
面向基于标准单元的CMOS组合电路,利用输入向量控制技术,采用遗传算法作为求解手段,建立了CMOS组合电路静态功耗优化环境。在遗传算法中利用电路状态差异度作为适应度函数,求解使电路静态功耗最小的输入向量。实验结果表明,使用该方法...
面向基于标准单元的CMOS组合电路,利用输入向量控制技术,采用遗传算法作为求解手段,建立了CMOS组合电路静态功耗优化环境。在遗传算法中利用电路状态差异度作为适应度函数,求解使电路静态功耗最小的输入向量。实验结果表明,使用该方法能明显优化静态功耗,运行时间合理,不需要进行HSpice模拟,摆脱了对目标工艺的依赖。
展开更多
关键词
cmos
组合电路
静态功耗优化
输入向量控制
遗传算法
电路状态差异度
下载PDF
职称材料
题名
VSF:CMOS组合电路的静态功耗评估模型
被引量:
1
1
作者
赵晓莺
佟冬
程旭
机构
北京大学微处理器研究与开发中心
出处
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2007年第5期789-795,共7页
基金
国家高技术研究发展计划资助项目(批准号:2004AA1Z1010)~~
文摘
为了解决利用晶体管级电路模拟分析CMOS电路静态功耗时模拟时间随电路规模增大迅速增加的问题,在分析晶体管堆叠效应对标准单元泄漏电流影响的基础上,定义了归一化堆叠系数和电路等效堆叠系数的概念,提出了基于电路有效堆叠系数的静态功耗评估模型.该模型可用于CMOS组合电路静态功耗估算和优化.实验结果表明使用该模型进行静态功耗估算时,不需要进行Hspice模拟.针对ISCAS85基准电路的静态功耗优化结果表明,利用该模型能够取得令人满意的静态功耗优化效果,优化速度大大提高.
关键词
归一化堆叠系数
电路有效堆叠系数
静态功耗评估模型
cmos
组合电路
Keywords
unified
stacking
factor
virtual
stacking
factor
leakage
power
evaluation
model
cmos
'
combinational
circuit
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
利用遗传算法实现CMOS组合电路静态功耗优化
被引量:
1
2
作者
赵晓莺
易江芳
佟冬
程旭
机构
北京大学微处理器研究开发中心
出处
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007年第3期421-427,共7页
基金
国家"863"高技术研究发展计划(2004AA1Z1010)资助项目
文摘
面向基于标准单元的CMOS组合电路,利用输入向量控制技术,采用遗传算法作为求解手段,建立了CMOS组合电路静态功耗优化环境。在遗传算法中利用电路状态差异度作为适应度函数,求解使电路静态功耗最小的输入向量。实验结果表明,使用该方法能明显优化静态功耗,运行时间合理,不需要进行HSpice模拟,摆脱了对目标工艺的依赖。
关键词
cmos
组合电路
静态功耗优化
输入向量控制
遗传算法
电路状态差异度
Keywords
cmos
combinational
circuit
leakage
power
reduction
input
vector
control
genetic
algorithm
circuit
status
difference
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
VSF:CMOS组合电路的静态功耗评估模型
赵晓莺
佟冬
程旭
《Journal of Semiconductors》
EI
CAS
CSCD
北大核心
2007
1
下载PDF
职称材料
2
利用遗传算法实现CMOS组合电路静态功耗优化
赵晓莺
易江芳
佟冬
程旭
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部