期刊文献+
共找到73篇文章
< 1 2 4 >
每页显示 20 50 100
AMBA片内总线结构的设计 被引量:14
1
作者 张庆利 王进祥 +1 位作者 叶以正 朱昌盛 《微处理机》 2002年第2期7-10,共4页
对 AMBA片内总线通讯协议进行简要介绍之后 ,采用 Top- Down设计方法完成了AMBA片内总线结构所有控制部件的 RTL级硬件建模 ,并通过逻辑综合、优化得到了门级电路网表。经验证 ,符合 AMBA规范 ,频率达 1 0 0
关键词 amba 片内总线 AHB仲裁器 中央译码器 APB桥 大规模集成电路 设计
下载PDF
SoC片上总线综述 被引量:8
2
作者 田泽 张怡浩 +2 位作者 于敦山 盛世敏 仇玉林 《半导体技术》 CAS CSCD 北大核心 2003年第11期11-15,共5页
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准方案的制定工作,从目前的研究和发展看,影响力较大的有IBM公司的CoreConnect、ARM公司的AMBA和SilicoreCorp公司的Wishbone。基于现有IP互联接口标准... 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准方案的制定工作,从目前的研究和发展看,影响力较大的有IBM公司的CoreConnect、ARM公司的AMBA和SilicoreCorp公司的Wishbone。基于现有IP互联接口标准技术的发展现状,本文对这三种SoC总线技术进行了详细介绍。 展开更多
关键词 片上总线 IP核 设计复用 SOC 集成电路 CoreConnect总线 amba总线
下载PDF
AMBA总线及其应用 被引量:3
3
作者 高鹏 陈咏恩 《半导体技术》 CAS CSCD 北大核心 2002年第9期25-29,共5页
介绍了AMBA总线,并且使用ModelSim仿真软件对一个应用AMAB总线的设计进行了仿真,验证了设计与AMBA总线的兼容性。AMBA总线可以提供一个具有多个主单元,支持宽带宽高性能的系统。个后,AMSA总线必将在越来越多的SoC设计中得到应用。
关键词 应用 amba总线 功能仿真 SOC设计 系统集成芯片 先进微控制器总线结构
下载PDF
一种SD卡控制器的硬件实现 被引量:10
4
作者 左源 刘新宁 师超 《电子器件》 CAS 2007年第2期643-645,650,共4页
通过分析SD卡物理层规范,设计了一种采用SD总线的SD卡控制器,该控制器可以实现对于SD卡的基本控制,如:初始化SD卡、读写数据、擦除数据等操作.该控制器应用于一款采用AMBA总线的多媒体SoC芯片.该设计采用硬件描述语言(Verilog)实现,利用... 通过分析SD卡物理层规范,设计了一种采用SD总线的SD卡控制器,该控制器可以实现对于SD卡的基本控制,如:初始化SD卡、读写数据、擦除数据等操作.该控制器应用于一款采用AMBA总线的多媒体SoC芯片.该设计采用硬件描述语言(Verilog)实现,利用SYNOPSYS公司的EDA工具(VCS和DC)对该控制器进行仿真、综合,最后采用FPGA验证控制器功能正确性.本文阐述了该控制器的设计思路、模块划分以及每个模块的具体设计,最后给出仿真、综合以及FPGA验证的结果. 展开更多
关键词 amba总线 SD总线 SD卡控制器 FPGA
下载PDF
SOPC设计中的两种片上总线分析 被引量:9
5
作者 齐利芳 贺占庄 《计算机技术与发展》 2006年第1期179-181,共3页
比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线... 比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线的充分理解,并为SOPC及其他SoC设计中的总线选择提供参考。 展开更多
关键词 可编程片上系统 片上总线 amba AVALON
下载PDF
AMBA2.0总线IP核的设计与实现 被引量:7
6
作者 刘军 郭立 +1 位作者 段勃 白雪飞 《微电子学与计算机》 CSCD 北大核心 2005年第6期145-148,共4页
文章采用Top-Down的方法设计了AMBA2.0总线IP核,它包括AHB和APB两个子IP核。所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲裁器和AHB/APB桥模块给出了详细的描述。该IP完成了FPGA的验证,最高频率为53.6MHz。在ASIC0.18μm标准单... 文章采用Top-Down的方法设计了AMBA2.0总线IP核,它包括AHB和APB两个子IP核。所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲裁器和AHB/APB桥模块给出了详细的描述。该IP完成了FPGA的验证,最高频率为53.6MHz。在ASIC0.18μm标准单元库下对该IP进行综合与优化,最高频率可以达到150MHz。 展开更多
关键词 amba 2.0 片上总线 AHB仲裁器 AHB/APB桥
下载PDF
IIC总线控制器IP核设计 被引量:10
7
作者 俞伟 徐宁仪 +2 位作者 罗飞 贺光辉 周祖成 《世界科技研究与发展》 CSCD 2005年第1期18-22,共5页
本文详述了一种基于AMBA总线接口的IIC总线控制器IP核设计 ,给出了该IP核的系统结构以及各个子模块的详细设计方法 ,并对该IP核进行了功能仿真、FPGA原型验证 ,可测性设计以及综合。最后给出了采用Fujitsu提供的CE6 6工艺库的综合结果... 本文详述了一种基于AMBA总线接口的IIC总线控制器IP核设计 ,给出了该IP核的系统结构以及各个子模块的详细设计方法 ,并对该IP核进行了功能仿真、FPGA原型验证 ,可测性设计以及综合。最后给出了采用Fujitsu提供的CE6 6工艺库的综合结果以及性能参数。 展开更多
关键词 IP核设计 线控 可测性设计 IIC总线 功能仿真 FPGA amba总线 控制器 接口 详细设计
下载PDF
AMBA总线新一代标准AXI分析和应用 被引量:10
8
作者 蒋周良 权进国 林孝康 《微计算机信息》 北大核心 2006年第10Z期275-277,共3页
随着多核、多级内存及众多外设的SoC设计的复杂化,急需一种性能更好、更加灵活的片上互连总线体系结构。AXI是ARM新推出的新一代AMBA片上总线,AXI的一序列新特点满足了高性能、高带宽、高速度的现代SoC设计的要求。本文介绍了AXI的新特... 随着多核、多级内存及众多外设的SoC设计的复杂化,急需一种性能更好、更加灵活的片上互连总线体系结构。AXI是ARM新推出的新一代AMBA片上总线,AXI的一序列新特点满足了高性能、高带宽、高速度的现代SoC设计的要求。本文介绍了AXI的新特性,并和旧一代总线标准AHB性能做了详细的比较,同时给出了AXI的典型应用。 展开更多
关键词 片上总线 AXI amba ARM 片上系统
下载PDF
片上系统中WISHBONE/AMBA AHB总线桥的前端设计 被引量:6
9
作者 宋云扬 罗仁贵 +2 位作者 侯立刚 董利民 吴武臣 《电子工程师》 2007年第1期18-20,共3页
介绍了一种高性能W ISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得到设计方案,并使用硬件描述语言实现。仿真结果符合设计要求,在SM IC 0.18μm工艺下对电路进行综合... 介绍了一种高性能W ISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得到设计方案,并使用硬件描述语言实现。仿真结果符合设计要求,在SM IC 0.18μm工艺下对电路进行综合,给出了综合后的面积和功耗结果。64位宽的总线桥占用芯片面积不足0.09 mm2,工作频率可以达到750 MHz以上。 展开更多
关键词 片上系统 WISHBONE amba AHB 总线桥
下载PDF
基于AMBA总线的DMA控制器IP核设计与分析 被引量:5
10
作者 谢琅 杨艳 《计算机应用研究》 CSCD 北大核心 2006年第12期213-214,共2页
介绍了一种设计基于AMBA总线的DMA控制器IP核的方法。用硬件描述语言(VHDL)来设计实现挂接在AMBA AHB总线上的DMA控制器,并通过可编程逻辑器件(FPGA)完成对设计的验证,最终形成可复用的IP软核,用到ASIC或FPGA中。
关键词 DMA控制器 amba总线 IP VHDL
下载PDF
基于AMBA总线的SOC中UART电路的设计与实现 被引量:5
11
作者 杨雪梅 黄海生 +1 位作者 李鑫 杨毅 《信息技术》 2019年第6期149-152,157,共5页
如今,在微电子应用领域发生着前所未有的革命性变化。这种变化是由系统芯片技术的研发引起的。为了实现SOC系统与外部设备的通信,通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)成为一个很重要的媒介。文中设计了... 如今,在微电子应用领域发生着前所未有的革命性变化。这种变化是由系统芯片技术的研发引起的。为了实现SOC系统与外部设备的通信,通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)成为一个很重要的媒介。文中设计了一种基于AMBA(Advanced Microcontroller Bus Architecture)总线的SOC中UART电路。该电路根据AMBA总线标准搭建SOC系统,将其挂载到APB(Advanced Peripheral Bus)总线上,在系统软件的控制下实现了系统与外部设备的串行通信。在Vivado 2017. 1环境下实现了文中提及的接口电路的设计与验证,验证结果表明传输数据正确。 展开更多
关键词 SOC系统 UART amba总线 APB总线
下载PDF
基于AMBA总线的SPI协议IP核的设计与验证 被引量:6
12
作者 赵杰 曹凡 冮殿亮 《电子测量技术》 2010年第1期74-77,95,共5页
基于AMBA总线接口,设计了一个可灵活配置为Master/Slave模式、可设置传输速率并能适用于4种时钟模式的SPI协议IP核。详细说明了该IP核的系统构架、接口信号和子模块设计,使用VerilogHDL实现硬件设计,通过FPGA时序仿真,验证了该设计在实... 基于AMBA总线接口,设计了一个可灵活配置为Master/Slave模式、可设置传输速率并能适用于4种时钟模式的SPI协议IP核。详细说明了该IP核的系统构架、接口信号和子模块设计,使用VerilogHDL实现硬件设计,通过FPGA时序仿真,验证了该设计在实际工程应用中的有效性。 展开更多
关键词 SPI协议 IP核 amba总线 VERILOG HDL FPGA
下载PDF
基于Python脚本的SoC寄存器模块自动化设计
13
作者 周国飞 《软件》 2024年第5期169-171,共3页
片上系统芯片(SoC)包含大量可通过系统总线配置的寄存器模块。在芯片设计流程中,需要人工设计寄存器模块功能,并形成可阅读的设计文档,再由硬件描述语言(Hardware Description Language)描述为实际数字电路,还需要有便于芯片仿真验证的... 片上系统芯片(SoC)包含大量可通过系统总线配置的寄存器模块。在芯片设计流程中,需要人工设计寄存器模块功能,并形成可阅读的设计文档,再由硬件描述语言(Hardware Description Language)描述为实际数字电路,还需要有便于芯片仿真验证的寄存器模型以及基于C语言的嵌入式固件程序用于应用软件开发。本文提供一种基于Python脚本语言的芯片设计流程,将上述芯片设计流程串联起来,做到一次规格设计,自动化输出寄存器模块的不同设计描述,有效提高了SoC芯片设计效率。 展开更多
关键词 SOC芯片 寄存器设计 amba总线 APB接口 Python脚本
下载PDF
SoC总线测试平台的设计实现 被引量:3
14
作者 李延聪 邵峰晶 孙仁诚 《青岛大学学报(工程技术版)》 CAS 2007年第1期26-29,共4页
针对SoC总线功能测试时,动态验证技术的测试平台复杂性高、效率较低的问题,提出了基于事务的测试方法。在测试中将引脚级提升到一个指定的较高的抽象层次,降低了测试复杂性;通过定义总线任务和总线功能模型分别作为测试对象SoC总线本身... 针对SoC总线功能测试时,动态验证技术的测试平台复杂性高、效率较低的问题,提出了基于事务的测试方法。在测试中将引脚级提升到一个指定的较高的抽象层次,降低了测试复杂性;通过定义总线任务和总线功能模型分别作为测试对象SoC总线本身和挂接在总线上的主从设备的抽象描述,提高了测试平台的重用性。建立了基于逻辑仿真动态验证技术的测试平台,设计了总线任务、总线功能模型,并对自主开发的AMBA总线模块进行了测试。 展开更多
关键词 事务 总线功能模型 amba总线
下载PDF
一种基于AMBA总线的SoC硬件加速器设计 被引量:5
15
作者 闫启政 李斌 沈贵元 《无线电通信技术》 2015年第1期71-73,共3页
为了解决面向特定的应用场景下,嵌入式处理器处理能力不足的问题,针对片上SoC系统设计了一款硬件加速器,通过对系统算法进行深入分析,确定了硬件加速器的功能需求,并基于AMBA(Advanced Microcontroller Bus Architecture)总线架构设计... 为了解决面向特定的应用场景下,嵌入式处理器处理能力不足的问题,针对片上SoC系统设计了一款硬件加速器,通过对系统算法进行深入分析,确定了硬件加速器的功能需求,并基于AMBA(Advanced Microcontroller Bus Architecture)总线架构设计了相关接口,使其符合AMBA总线协议的时序要求。在完成RTL代码之后,通过对电路进行仿真进一步验证了硬件加速器的时序功能与逻辑功能。仿真结果表明硬件加速器确实提高了系统整体的数据处理性能与算法程序的执行效率。 展开更多
关键词 SOC 硬件加速 amba总线 IC设计
下载PDF
基于AMBA总线的嵌入式彩色LCD控制器的设计及FPGA实现 被引量:4
16
作者 曹志香 桑爱兵 +1 位作者 丁黄胜 张萌 《电子器件》 CAS 2004年第1期139-142,共4页
阐述了基于AMBA总线的嵌入式彩色LCD控制器的工作原理,进行了模块划分,采用硬件描述语言完成了总体结构设汁;利用SYNOPSYS公司的EDA工具对该控制器进行仿真、综合;并在FPGA上进行了验证。
关键词 amba总线 LCD控制器 结构设计 模块划分 FPGA
下载PDF
空气污染物VOCs排放浓度在线监测系统设计与实现 被引量:4
17
作者 李勋 张盛华 +3 位作者 储劲柏 周珂 颜瑾 韦方涛 《能源与环保》 2022年第6期47-52,共6页
在VOCs浓度监测中,针对数据不够直观、监测精度不足的问题,设计了一种空气污染物VOCs排放浓度在线监测系统。系统硬件设计中,设计一个嵌入式处理器实施系统监测数据处理,实现处理器模块的设计。使用多种半导体式气体传感器实施VOCs排放... 在VOCs浓度监测中,针对数据不够直观、监测精度不足的问题,设计了一种空气污染物VOCs排放浓度在线监测系统。系统硬件设计中,设计一个嵌入式处理器实施系统监测数据处理,实现处理器模块的设计。使用多种半导体式气体传感器实施VOCs排放浓度的监测,完成传感器模块设计。对于控制模块,设计多相数字控制芯片,用于控制系统中传感器的工作。软件设计中,设计监测软件,通过KEIL MDK5软件编写其程序,完成监测软件模块的设计。设计空气污染物VOCs的污染扩散分析模型,通过地图的方式对污染发展趋势进行预测,为污染治理提供地理决策参考,实现污染扩散分析模块的设计。在某热电股份有限公司的某工厂中测试设计系统性能,测试结果表明通过该系统能够获取较为精准的监测结果,实现监测点的VOCs污染扩散分析,证明了系统有着优越的性能表现。 展开更多
关键词 空气污染物 VOCs排放浓度 在线监测系统 半导体式气体传感器 amba总线
下载PDF
一款高可靠嵌入式处理器芯片的设计 被引量:1
18
作者 朱英 田增 +3 位作者 陈叶 蒋毅飞 李彦哲 刘晓强 《计算机工程与科学》 CSCD 北大核心 2023年第3期390-397,共8页
基于申威自主指令系统设计开发了一款高可靠性、高性能嵌入式处理器芯片。该处理器采用SoC技术和AMBA总线架构,片上集成自主研发的申威第3代64位高性能处理器核心Core3,以及PCIe2.0、USB2.0等多种标准I/O接口,基于国内成熟工艺开发,片... 基于申威自主指令系统设计开发了一款高可靠性、高性能嵌入式处理器芯片。该处理器采用SoC技术和AMBA总线架构,片上集成自主研发的申威第3代64位高性能处理器核心Core3,以及PCIe2.0、USB2.0等多种标准I/O接口,基于国内成熟工艺开发,片上集成2.5亿晶体管,在-55℃~125℃宽温下的核心工作频率达到800 MHz,双精度浮点峰值性能为3.2 GFlops,全片峰值功耗小于3.2 W。详细介绍了该处理器为了实现高可靠性、低功耗和高性能等设计目标,在芯片结构设计、可靠性设计、低功耗设计和物理实现方面所采取的技术方法和手段,并给出了芯片频率、功耗和成品率等主要技术指标的测试结果。该处理器已在多个信息设备领域得到了应用,并取得了较好的社会效益。 展开更多
关键词 片上系统 嵌入式处理器 低功耗设计 amba总线 申威
下载PDF
基于AHB总线的DMA控制器的实现与应用 被引量:5
19
作者 唐平 郑建宏 《电子测试》 2009年第11期64-68,共5页
本文通过对AMBA2.0总线结构的介绍以及AHB总线的分析,结合在第三代移动通信终端基带芯片的开发和设计的实际应用,给出了在AHB总线上设计实现DMA控制器的一种方法,并用Verilog HDL(硬件描述语言)实现对DMA控制器的设计,同时用仿真工具进... 本文通过对AMBA2.0总线结构的介绍以及AHB总线的分析,结合在第三代移动通信终端基带芯片的开发和设计的实际应用,给出了在AHB总线上设计实现DMA控制器的一种方法,并用Verilog HDL(硬件描述语言)实现对DMA控制器的设计,同时用仿真工具进行了仿真分析,并通过可编程逻辑器件(FPGA)完成对设计的验证,形成完整可复用的IP软核,最后该设计成功应用于第三代移动通信终端基带芯片。 展开更多
关键词 amba总线 DMA控制器 AHB VERILOG HDL
下载PDF
用于SoC的SPI接口设计与验证 被引量:5
20
作者 匡春雨 马琪 陈科明 《现代电子技术》 2013年第24期149-151,155,共4页
给出了一个可用于SoC设计的SPI接口IP核的RTL设计与功能仿真。采用AMBA 2.0总线标准来实现SPI接口在外部设备和内部系统之间进行通信,在数据传输部分,摒弃传统的需要一个专门的移位传输寄存器实现串/并转换的设计方法,采用复用寄存器的... 给出了一个可用于SoC设计的SPI接口IP核的RTL设计与功能仿真。采用AMBA 2.0总线标准来实现SPI接口在外部设备和内部系统之间进行通信,在数据传输部分,摒弃传统的需要一个专门的移位传输寄存器实现串/并转换的设计方法,采用复用寄存器的方法,把移位传输寄存器和发送寄存器结合在一起,提高了传输速度,也节约了硬件资源。采用SoC验证平台进行SoC环境下对IP的验证,在100 MHz时钟频率下的仿真和验证结果表明,SPI接口实现了数据传输,且满足时序设计要求。 展开更多
关键词 SPI协议 amba总线 SOC设计 数据传输
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部