期刊文献+
共找到201篇文章
< 1 2 11 >
每页显示 20 50 100
AMBA片内总线结构的设计 被引量:14
1
作者 张庆利 王进祥 +1 位作者 叶以正 朱昌盛 《微处理机》 2002年第2期7-10,共4页
对 AMBA片内总线通讯协议进行简要介绍之后 ,采用 Top- Down设计方法完成了AMBA片内总线结构所有控制部件的 RTL级硬件建模 ,并通过逻辑综合、优化得到了门级电路网表。经验证 ,符合 AMBA规范 ,频率达 1 0 0
关键词 amba 片内总线 AHB仲裁器 中央译码器 APB桥 大规模集成电路 设计
下载PDF
美国AACSB International、英国AMBA及欧洲EQUIS高等管理教育认证机构的比较对我国MBA项目的启示 被引量:18
2
作者 张健儒 赵平 《学位与研究生教育》 CSSCI 北大核心 2006年第6期74-77,共4页
介绍了美国高等商学院协会、英国工商管理硕士协会和欧洲管理发展基金会的教育认证制度,通过对这三个国际高等管理教育认证机构的比较分析,以对我国MBA项目的发展有所启示。
关键词 AACSB amba EQUIS MBA项目 比较教育 高等管理教育认证机构 MBA项目供应链 英国 欧洲 美国
下载PDF
基于AMBA总线的DDR2 SDRAM控制器研究与实现 被引量:9
3
作者 张凯 李云岗 《微电子学与计算机》 CSCD 北大核心 2005年第9期117-119,122,共4页
随着大规模集成电路和高速、低功耗、高密度存贮技术的发展,DDR存贮器业已成为PC内存的主流技术。作为第二代DDR存贮器DDR2预取位数是普通DDR的两倍。因此DDR2 SDRAM将取代DDR SDRAM的主流地位。本文对DDR2存贮技术进行了探讨,并讨论了D... 随着大规模集成电路和高速、低功耗、高密度存贮技术的发展,DDR存贮器业已成为PC内存的主流技术。作为第二代DDR存贮器DDR2预取位数是普通DDR的两倍。因此DDR2 SDRAM将取代DDR SDRAM的主流地位。本文对DDR2存贮技术进行了探讨,并讨论了DDR2 SDRAM和DDR SDRAM的区别以及设计时应注意的问题,设计了一个基于AMBA总线的DDR2 SDRAM控制器并提出了一种数据顺序预读取机制,使得DDR2 SDRAM的访问效率大大提高。 展开更多
关键词 DDR2 SDRAM amba AHB
下载PDF
SOPC设计中的两种片上总线分析 被引量:9
4
作者 齐利芳 贺占庄 《计算机技术与发展》 2006年第1期179-181,共3页
比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线... 比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线的充分理解,并为SOPC及其他SoC设计中的总线选择提供参考。 展开更多
关键词 可编程片上系统 片上总线 amba AVALON
下载PDF
AMBA2.0总线IP核的设计与实现 被引量:7
5
作者 刘军 郭立 +1 位作者 段勃 白雪飞 《微电子学与计算机》 CSCD 北大核心 2005年第6期145-148,共4页
文章采用Top-Down的方法设计了AMBA2.0总线IP核,它包括AHB和APB两个子IP核。所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲裁器和AHB/APB桥模块给出了详细的描述。该IP完成了FPGA的验证,最高频率为53.6MHz。在ASIC0.18μm标准单... 文章采用Top-Down的方法设计了AMBA2.0总线IP核,它包括AHB和APB两个子IP核。所有AMBA结构模块均实现了RTL级建模,对其中较复杂的仲裁器和AHB/APB桥模块给出了详细的描述。该IP完成了FPGA的验证,最高频率为53.6MHz。在ASIC0.18μm标准单元库下对该IP进行综合与优化,最高频率可以达到150MHz。 展开更多
关键词 amba 2.0 片上总线 AHB仲裁器 AHB/APB桥
下载PDF
AMBA总线新一代标准AXI分析和应用 被引量:10
6
作者 蒋周良 权进国 林孝康 《微计算机信息》 北大核心 2006年第10Z期275-277,共3页
随着多核、多级内存及众多外设的SoC设计的复杂化,急需一种性能更好、更加灵活的片上互连总线体系结构。AXI是ARM新推出的新一代AMBA片上总线,AXI的一序列新特点满足了高性能、高带宽、高速度的现代SoC设计的要求。本文介绍了AXI的新特... 随着多核、多级内存及众多外设的SoC设计的复杂化,急需一种性能更好、更加灵活的片上互连总线体系结构。AXI是ARM新推出的新一代AMBA片上总线,AXI的一序列新特点满足了高性能、高带宽、高速度的现代SoC设计的要求。本文介绍了AXI的新特性,并和旧一代总线标准AHB性能做了详细的比较,同时给出了AXI的典型应用。 展开更多
关键词 片上总线 AXI amba ARM 片上系统
下载PDF
基于AMBA总线UART IP核的设计与实现 被引量:9
7
作者 时晨 张伟功 《计算机应用》 CSCD 北大核心 2003年第z1期36-38,共3页
在兼容于SPARC -V8体系结构的LS -FT32系统中 ,采用AMBA总线作为片上系统总线。为了与外部设备进行串行通讯 ,必须设计与AMBA总线接口的UART控制器。文中主要介绍了如何用硬件描述语言 (VHDL)来设计实现挂接在AMBAAPB总线上的UART ,以... 在兼容于SPARC -V8体系结构的LS -FT32系统中 ,采用AMBA总线作为片上系统总线。为了与外部设备进行串行通讯 ,必须设计与AMBA总线接口的UART控制器。文中主要介绍了如何用硬件描述语言 (VHDL)来设计实现挂接在AMBAAPB总线上的UART ,以及如何通过可编程逻辑器件 (FPGA)完成对设计的验证 。 展开更多
关键词 amba APB总线 UART IP VHDL
下载PDF
片上系统中WISHBONE/AMBA AHB总线桥的前端设计 被引量:6
8
作者 宋云扬 罗仁贵 +2 位作者 侯立刚 董利民 吴武臣 《电子工程师》 2007年第1期18-20,共3页
介绍了一种高性能W ISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得到设计方案,并使用硬件描述语言实现。仿真结果符合设计要求,在SM IC 0.18μm工艺下对电路进行综合... 介绍了一种高性能W ISHBONE/AMBA(先进的微处理机总线体系结构)AHB(AMBA高性能总线)总线桥的前端设计方法。通过对两种总线协议的分析得到设计方案,并使用硬件描述语言实现。仿真结果符合设计要求,在SM IC 0.18μm工艺下对电路进行综合,给出了综合后的面积和功耗结果。64位宽的总线桥占用芯片面积不足0.09 mm2,工作频率可以达到750 MHz以上。 展开更多
关键词 片上系统 WISHBONE amba AHB 总线桥
下载PDF
AMBA总线的在集成电路中的研究 被引量:5
9
作者 黄荣志 《微计算机信息》 北大核心 2007年第05Z期146-147,共2页
本文介绍了芯片设计中由ARM公司提出的AMBA总线标准,它包括AHB(Advanced High-performance Bus)与APB(Ad-vanced Peripheral Bus)总线。AMBA中的所有模块均实现了RTL级建模。该IP在ASIC的0.13um标准单元工艺库下对模型进行了综合和优化... 本文介绍了芯片设计中由ARM公司提出的AMBA总线标准,它包括AHB(Advanced High-performance Bus)与APB(Ad-vanced Peripheral Bus)总线。AMBA中的所有模块均实现了RTL级建模。该IP在ASIC的0.13um标准单元工艺库下对模型进行了综合和优化,并在FPGA上进行了设计验证,最后将给出仿真和验证的结果。 展开更多
关键词 amba AHB APB ASIC FPGA 集成电路
下载PDF
AMBA-AHB总线接口的设计与实现 被引量:6
10
作者 颜伟成 陈朝阳 沈绪榜 《计算机与数字工程》 2005年第10期130-132,136,共4页
对AMBA-总线进行了简要介绍,并给出一SOC芯片中DDR SDRAM控制器的AHB总线接口的具体实现和验证方法。该设计采用Verilog进行RTL级实现,并在FPGA系统中得到验证。在基于0.18um工艺的库中综合频率达到160MHz,满足设计要求。
关键词 amba AHB SOC
下载PDF
基于UVM的AMBA总线接口通用验证平台 被引量:8
11
作者 马鹏 刘佩 张伟 《计算机系统应用》 2021年第7期57-69,共13页
根据摩尔定律的发展规律,集成电路的规模越来越大,单颗芯片可集成的电路越来越复杂.在一个SoC芯片的研发周期中,前仿验证工作随着芯片功能复杂程度验证难度增加,导致前仿验证时间不可控,如何在有限时间内可靠的、高效地完成复杂芯片验... 根据摩尔定律的发展规律,集成电路的规模越来越大,单颗芯片可集成的电路越来越复杂.在一个SoC芯片的研发周期中,前仿验证工作随着芯片功能复杂程度验证难度增加,导致前仿验证时间不可控,如何在有限时间内可靠的、高效地完成复杂芯片验证工作是目前面对的问题.针对这一问题,本文定制一个基于UVM方法学的AMBA总线接口通用验证平台,该平台结构具有可扩展性、验证激励具有随机性、验证结果具有可靠性,能够支持AMBA-APB、AMBA-AHB、AMBA-AXI接口类型的待测模块的验证工作.针对目标可以快速地搭建验证平台,减少前仿验证的准备工作,UVM平台能够产生带约束随机数据,验证结果汇成覆盖率报告,能够保障验证工作的高效以及完备性. 展开更多
关键词 验证 amba APB AHB AXI UVM
下载PDF
基于AMBA总线的SoC平台的设计和验证 被引量:5
12
作者 林文敏 吴涛 沈泊 《计算机工程与应用》 CSCD 北大核心 2005年第28期91-93,共3页
SoC是大规模集成电路发展的必然趋势。完整的SoC平台包括硬件平台和软件平台,硬件平台上运行软件,软件平台又可以进一步验证硬件平台。本文设计了一个基于AMBA总线的SoC硬件平台,并以μClinux操作系统为基础构造软件平台。通过软硬件协... SoC是大规模集成电路发展的必然趋势。完整的SoC平台包括硬件平台和软件平台,硬件平台上运行软件,软件平台又可以进一步验证硬件平台。本文设计了一个基于AMBA总线的SoC硬件平台,并以μClinux操作系统为基础构造软件平台。通过软硬件协同验证的方法,验证了平台的可靠性。该平台已在HDTVSoC设计中得到应用。 展开更多
关键词 amba SOC平台 ΜCLINUX
下载PDF
基于LEON3的SOC平台设计与SPI嵌入 被引量:6
13
作者 孔璐 吴武臣 +1 位作者 侯立刚 朱超 《微电子学与计算机》 CSCD 北大核心 2010年第3期173-176,共4页
提出了一种基于LEON开源微处理器软核的SOC平台构建方案,并通过对软核的重新配置完成了平台的构建.为扩展平台功能,对其加载嵌入了SPI接口模块;完成了VHDL和Verilog定义的接口之间的互相匹配,通过写wrapper的方法将SPI接口转化为AMBAAP... 提出了一种基于LEON开源微处理器软核的SOC平台构建方案,并通过对软核的重新配置完成了平台的构建.为扩展平台功能,对其加载嵌入了SPI接口模块;完成了VHDL和Verilog定义的接口之间的互相匹配,通过写wrapper的方法将SPI接口转化为AMBAAPB定义的标准类型,成功地实现了两者之间的互连.FPGA验证和GR-MON扫描结果表明,此SOC构建方案可行,并且完整实现了其特征要求. 展开更多
关键词 SOC LEON3微处理器 amba SPI接口 WRAPPER
下载PDF
动态时钟配置下的SoC低功耗管理 被引量:3
14
作者 张拥军 杨军 +1 位作者 茆邦琴 胡晨 《单片机与嵌入式系统应用》 2004年第4期12-15,共4页
随着芯片集成度的提高,对一些功能复杂的系统芯片功耗的管理,已经引起大家越来越多的重视,如何控制好SoC的功耗将成为芯片能否成功的重要因素。本文提出一种通过动态管理时钟的策略,达到降低整个SoC芯片功耗的目的;同时,分析动态管理时... 随着芯片集成度的提高,对一些功能复杂的系统芯片功耗的管理,已经引起大家越来越多的重视,如何控制好SoC的功耗将成为芯片能否成功的重要因素。本文提出一种通过动态管理时钟的策略,达到降低整个SoC芯片功耗的目的;同时,分析动态管理时钟方案中可能会出现的一些问题,并给出解决方案。 展开更多
关键词 SOC 动态时钟配置 amba 时滞 低功耗管理
下载PDF
AHB-to-APB总线桥的设计与应用 被引量:4
15
作者 夏晶 权进国 林孝康 《计算机工程》 CAS CSCD 北大核心 2006年第10期246-248,共3页
介绍AMBA总线系统中的AHB传输协议和APB传输协议,将基于简单算法、PrimeCell算法和倍频时钟算法分别实现AHB-to-APB总线桥的RTL级硬件建模。对3种算法的仿真结果和FPGA验证结果进行了比较,并给出了3种算法的应用实例。
关键词 amba APB ARM
下载PDF
MV10微处理器与APB总线的接口设计 被引量:5
16
作者 黄俊凉 胡越黎 王昆 《计算机测量与控制》 CSCD 北大核心 2011年第12期3089-3091,3095,共4页
微处理器芯片MV10是一款带有PWM、ADC、CAN等功能的汽车电子专用微处理器,主要用于汽车车身的控制;APB总线是AMBA总线中的低速总线,主要负责连接低速外设;用Verilog硬件语言实现的一个MV10与APB总线的RTL级接口设计,使MV10成为一个AMBA... 微处理器芯片MV10是一款带有PWM、ADC、CAN等功能的汽车电子专用微处理器,主要用于汽车车身的控制;APB总线是AMBA总线中的低速总线,主要负责连接低速外设;用Verilog硬件语言实现的一个MV10与APB总线的RTL级接口设计,使MV10成为一个AMBA系统的低速外设;为验证设计,搭建了一个以ARM9为主处理器的AMBA系统;在系统的构建中,MV10分割一些独立的操作并编号,然后ARM就能通过AMBA总线发送合适的任务号给MV10执行相应的操作;仿真结果表明,ARM和MV10能很好地协同工作;这样,添加APB接口设计后的MV10微处理器能够作为一个独立IP,挂载在任何以AMBA总线作为片上通信协议的SoC上。 展开更多
关键词 MV10微处理器 amba APB SOC
下载PDF
一种新型多媒体SoC验证平台原理及其实现 被引量:2
17
作者 李阳 刘政林 +2 位作者 汤加跃 邹雪城 李宗林 《微电子学》 CAS CSCD 北大核心 2007年第2期189-193,共5页
提出了一种基于ADSP-BF537的新型多媒体SoC验证平台,以满足多媒体SoC音视频编解码功能模块的实时验证。介绍了整个平台的基本组成,以及BF537与SoC接口的软硬件设计;最后,以验证用于SoC的MP3硬件解码器模块为例,讨论了如何利用BF537,在... 提出了一种基于ADSP-BF537的新型多媒体SoC验证平台,以满足多媒体SoC音视频编解码功能模块的实时验证。介绍了整个平台的基本组成,以及BF537与SoC接口的软硬件设计;最后,以验证用于SoC的MP3硬件解码器模块为例,讨论了如何利用BF537,在多媒体SoC的FPGA原型内进行软硬件协同验证。该验证方案已经成功应用在深圳艾科创新微电子有限公司的一款多媒体SoC设计流程中。 展开更多
关键词 软硬件协同验证 多媒体SoC BF537 FPGA验证 amba MP3解码器
下载PDF
AMBA总线结构中高性能DMA控制器的硬件实现 被引量:3
18
作者 谢勇 申敏 郑建宏 《重庆工学院学报》 2006年第8期72-74,共3页
AMBA是目前系统芯片总线的主流标准,而DMA控制器是高速系统芯片中不可缺少的一元.介绍了基于ARM处理器和AMBA总线的片上系统构成,并给出了一种适用于AMBA2.0总线结构的高速DMA控制器的ASIC硬件实现方法.
关键词 amba 片上系统 ARM AHB APB DMA控制器
下载PDF
高性能嵌入式UART IP核的设计 被引量:4
19
作者 刘伟峰 庄奕琪 +2 位作者 刘锋 何威 王英力 《电子器件》 CAS 2007年第4期1275-1278,共4页
利用有限状态自动机理论[1]进行了可嵌入式UART的设计.支持AMBA 2.0 APB总线接口.采用了改进的异步FIFO,在提高传输速率的同时能够更加准确的判断出FIFO的空满状态.提出了一种新的小数分频的处理方法,操作简单,便于实现.设计通过了FPGA... 利用有限状态自动机理论[1]进行了可嵌入式UART的设计.支持AMBA 2.0 APB总线接口.采用了改进的异步FIFO,在提高传输速率的同时能够更加准确的判断出FIFO的空满状态.提出了一种新的小数分频的处理方法,操作简单,便于实现.设计通过了FPGA的仿真验证.嵌入到单板系统中,在UART时钟为12.5 M的情况下,实现了与ARM PSK系统中的UART以230 k以内的任意波特率的数据传输.试验结果证明了本设计的可行性. 展开更多
关键词 UART 嵌入式 设计 amba 异步FIFO 小数分频
下载PDF
基于AMBA总线的SpaceWire控制模块IP核设计 被引量:5
20
作者 陈启宏 伊小素 +2 位作者 王明 吴嘉宝 康阳 《电子测量技术》 2016年第3期80-84,共5页
SpaceWire是欧空局提出的新一代高速星载互联总线技术,已逐步应用到星载设备网络建立中,卫星即插即用标准的提出需要节点设备智能化且具有SpaceWire接口。本文介绍了SoC片上处理器中SpaceWire接口模块向AMBA总线连接的总线控制器IP核设... SpaceWire是欧空局提出的新一代高速星载互联总线技术,已逐步应用到星载设备网络建立中,卫星即插即用标准的提出需要节点设备智能化且具有SpaceWire接口。本文介绍了SoC片上处理器中SpaceWire接口模块向AMBA总线连接的总线控制器IP核设计,且为SpaceWire接口的高速率数据传输特性增加了DMA功能。本文详细说明了该接口控制模块的系统架构以及各部分的实现方式。最后对该总线控制器IP核进行RTL级仿真验证且在FPGA上进行了硬件测试。 展开更多
关键词 amba SPACEWIRE DMA SOC
下载PDF
上一页 1 2 11 下一页 到第
使用帮助 返回顶部