期刊文献+
共找到48篇文章
< 1 2 3 >
每页显示 20 50 100
极小子样下无人侦察机系统效能评估多层Bayes-ADC模型 被引量:4
1
作者 王召 刘思峰 +1 位作者 陈顶 方志耕 《系统工程理论与实践》 EI CSSCI CSCD 北大核心 2019年第11期2964-2974,共11页
针对研发阶段无人侦察机系统效能评估受到研发试验成本、样机数量等相关条件制约,其所能获取的样本量极少问题,提出多层Bayes-ADC模型.该方法运用多层Bayes技术,充分利用历史统计数据和经验信息,确定无人侦察机失效率、修复率多层Bayes... 针对研发阶段无人侦察机系统效能评估受到研发试验成本、样机数量等相关条件制约,其所能获取的样本量极少问题,提出多层Bayes-ADC模型.该方法运用多层Bayes技术,充分利用历史统计数据和经验信息,确定无人侦察机失效率、修复率多层Bayes估计,进而构造无人侦察机可用度、可信度.同时基于极大熵准则确定能力指标权重,进而构造无人侦察机能力向量.基于以上建立了极小子样背景的系统效能评估多层Bayes-ADC模型,解决了极小子样下的无人侦察机系统效能评估问题.案例分析验证了模型的有效性. 展开更多
关键词 无人侦察机 系统效能 极小子样 adc模型 多层Bayes方法
原文传递
多通道ADC一致性的高精度测量方法 被引量:3
2
作者 刘楷 吴琼之 +1 位作者 孙林 苏福顺 《电子设计工程》 2014年第19期86-88,92,共4页
为了满足散射计数字处理系统在多通道采样后的数据处理的要求,提出了一种高精度的多通道ADC一致性测量方法。对多通道ADC的幅度一致性、直流偏置一致性和延迟一致性3个重要指标进行了定量分析,并通过开展实验完成了实测数据的采集和分... 为了满足散射计数字处理系统在多通道采样后的数据处理的要求,提出了一种高精度的多通道ADC一致性测量方法。对多通道ADC的幅度一致性、直流偏置一致性和延迟一致性3个重要指标进行了定量分析,并通过开展实验完成了实测数据的采集和分析。实际应用表明,这种测量方法可靠有效,能够为后期误差分析和矫正提供重要的参考依据。 展开更多
关键词 多通道adc 幅度一致性 偏置一致性 延迟一致性
下载PDF
电磁流量计自适应极化噪声抵消系统研究 被引量:3
3
作者 于新龙 徐科军 +2 位作者 许伟 吴建平 熊伟 《自动化仪表》 CAS 2020年第2期47-52,57,共7页
电磁流量计是一种应用广泛的测量导电液体体积流量的仪表。测量时,金属电极与电解质会发生电化学反应,产生极化噪声。极化噪声幅值远高于流量信号幅值,使电极输出信号信噪比较低;极化噪声存在漂移的现象,会影响电磁流量计变送器的信号... 电磁流量计是一种应用广泛的测量导电液体体积流量的仪表。测量时,金属电极与电解质会发生电化学反应,产生极化噪声。极化噪声幅值远高于流量信号幅值,使电极输出信号信噪比较低;极化噪声存在漂移的现象,会影响电磁流量计变送器的信号调理工作,限制电路的放大倍数,增加ADC采样位数、电路成本、功耗等。对此,提出了一种基于前馈控制的自适应极化噪声抵消方案,设计了相应的信号调理电路,通过硬件电路实时提取和抵消极化噪声,极大地提高了电极输出信号信噪比。通过试验,验证了该方案不但能有效滤除极化噪声,而且能提高信号调理电路的放大倍数、减少ADC的采样位数、减少电路的成本和功耗。 展开更多
关键词 电磁流量计 极化噪声 信噪比 前馈控制 自适应抵消 信号调理电路 放大倍数 adc采样
下载PDF
利用ADC测量皮秒量级时钟抖动大小及分布 被引量:1
4
作者 吴义华 杨俊峰 +1 位作者 王砚方 邓美彩 《江苏大学学报(自然科学版)》 EI CAS 北大核心 2006年第3期254-257,共4页
研究了时钟抖动与正弦信号的采样序列之间的关系,并在正弦信号参数估计法的基础上,提出一种利用ADC采样测量皮秒量级的时钟抖动大小和分布的新方法.同时,还从理论上分析了参数估计误差和信号幅度噪声对测量时钟抖动的影响,并进行了仿真... 研究了时钟抖动与正弦信号的采样序列之间的关系,并在正弦信号参数估计法的基础上,提出一种利用ADC采样测量皮秒量级的时钟抖动大小和分布的新方法.同时,还从理论上分析了参数估计误差和信号幅度噪声对测量时钟抖动的影响,并进行了仿真验证.结果表明,采用参数估计测量法测量时钟抖动,不但能够准确地测出抖动的大小,而且能够测出抖动的分布. 展开更多
关键词 数据转换 时钟抖动 adc 参数估计 采样 仿真
下载PDF
一种流水线ADC及其非理想特性的行为级建模设计 被引量:1
5
作者 王晓岚 王海晖 《中国电子科学研究院学报》 北大核心 2019年第6期652-659,共8页
为了采用行为级模型来模拟结构复杂的ADC变换器的电气性能,本文提出了一种流水线ADC的行为级建模设计。首先提出流水线ADC行为级建模设计采用开关电容器电路构建,它由任意级联的k级流水级、前端采样保持(S/H)电路和数字校正逻辑构成,并... 为了采用行为级模型来模拟结构复杂的ADC变换器的电气性能,本文提出了一种流水线ADC的行为级建模设计。首先提出流水线ADC行为级建模设计采用开关电容器电路构建,它由任意级联的k级流水级、前端采样保持(S/H)电路和数字校正逻辑构成,并给出了它们的具体模块电路实现及行为级模型;然后通过考虑流水线ADC的各种非理想特性如运算放大器的非理想特性参数(白噪声、有限直流增益、有限带宽、转换速率和饱和电压)、开关的非理想特性和采样时钟抖动,提出了实现这些非理想特性的行为模型。最后采用一个10位流水线ADC在Matlab Simulink中对其理想和非理想建模设计的仿真结果表明,本文提出的流水线ADC的行为级建模设计及其各个构成模块的非理想特性建模是精确和可行的。 展开更多
关键词 开关电容器 流水线adc 行为级建模 采样保持 传递函数 非理想特性 信号重建
下载PDF
一种提高国产ADC模块采样精度的方法 被引量:1
6
作者 周永明 许进亮 +2 位作者 王淑炜 王真真 张洪彬 《计算机测量与控制》 2017年第2期149-152,共4页
为解决武器装备自主可控问题,以国产的处理器和多通道模数转换器(ADC)为核心,设计了一种完全国产化的多通道模拟信号采集模块;由于目前国产模拟芯片特别是模数转换器的精度指标较差,造成模拟信号采集模块精度较低,实用性较差;为提高采... 为解决武器装备自主可控问题,以国产的处理器和多通道模数转换器(ADC)为核心,设计了一种完全国产化的多通道模拟信号采集模块;由于目前国产模拟芯片特别是模数转换器的精度指标较差,造成模拟信号采集模块精度较低,实用性较差;为提高采样精度,首先在采样时采用递推平均滤波方法,抑制采集信号中的周期性干扰,降低采集的随机误差;其次,对预先测量的几组数值进行一元线性回归,据此对采样值进行最小二乘估计,降低采集的固有偏置误差和增益误差;试验结果表明,该多通道模拟信号采集模块可同时采集多路模拟信号,采样精度高,最大采集误差由0.8%降低到0.12%,并且该模块通道间一致性好,可靠性高,国产化率达到100%,在武器装备中有良好的应用前景。 展开更多
关键词 提高 国产adc 采样精度 递推平均滤波 最小二乘估计
下载PDF
一种基于标准CMOS工艺的∑-Δ ADC设计与实现 被引量:1
7
作者 郭良权 《电子与封装》 2007年第7期17-20,48,共5页
文章介绍了一款基于华润上华的0.5μm DPTM CMOS工艺的∑-Δ ADC设计方法和实现过程。同时对∑-ΔADC实现的基本原理、过采样技术和噪声整形技术进行了论述。最后对其在具体的电路中的实现方法作了相应的探讨。
关键词 ∑-Δ adc 过采样 噪声整形 调制器
下载PDF
一种多通道ADC采样板设计
8
作者 吴可 《电子质量》 2014年第4期14-16,28,共4页
樀要:该文描述了一种常用的多通道ADC板设计,探讨了作为多通道ADC板设计时难点之一的同步采集技术,为多通道ADC板的设计提供了一种简单有效的方法。
关键词 adc 多通道 同步采集
下载PDF
基于SAR-ADC的精密同步数据采集系统设计
9
作者 王炳文 《微型机与应用》 2017年第7期29-31,34,共4页
针对某精密数据采集系统中模拟信号同步采样问题,文章研究了多通道同步模拟信号采集方法,设计了一种基于SARADC、使用FPGA控制的16位同步采样AD转换系统。该系统可实现模拟信号的实时同步采样,同时兼顾多路模拟信号采样频率要求的差异性... 针对某精密数据采集系统中模拟信号同步采样问题,文章研究了多通道同步模拟信号采集方法,设计了一种基于SARADC、使用FPGA控制的16位同步采样AD转换系统。该系统可实现模拟信号的实时同步采样,同时兼顾多路模拟信号采样频率要求的差异性,最后通过试验测试了该系统的信纳比(SINAD)和有效位数(ENOB)。测试结果表明,该系统具有良好的动态性能指标。 展开更多
关键词 SAR-adc 同步采样 FPGA
下载PDF
面向SoC的ADC控制器设计
10
作者 唐艳丽 郑慧娴 +2 位作者 何超 蒋益平 潘杨 《仪器仪表标准化与计量》 2020年第2期29-31,共3页
本文介绍了用SoC系统中的ADC控制器的功能及其结构。同时给出了系统环境下的仿真波形,通过验证说明该控制器功能丰富、能够稳定、可靠的工作。
关键词 adc 采样 触发
下载PDF
流水线ADC功耗优化算法及其硬件实现 被引量:1
11
作者 李博 李哲英 刘媛媛 《微电子学与计算机》 CSCD 北大核心 2008年第4期131-135,共5页
提出了一种针对流水线模数转换器的功耗优化算法,包括各级分辨率的分配、电容缩减、各级电流控制、各级电路结构选择和最后确认五部分.采用了上述功耗优化算法,并引入了改进的取样保持放大器和比较器,在TSMC0.18μmCMOS工艺下,设计了一... 提出了一种针对流水线模数转换器的功耗优化算法,包括各级分辨率的分配、电容缩减、各级电流控制、各级电路结构选择和最后确认五部分.采用了上述功耗优化算法,并引入了改进的取样保持放大器和比较器,在TSMC0.18μmCMOS工艺下,设计了一个10位,取样速率80MHz的流水线ADC.在40MHz输入信号下,SNDR和SFDR分别为58.1dB和60.14dB,功耗为57mW.原型测试结果说明此算法可在保证ADC特性的前提下,达到功耗优化的目的. 展开更多
关键词 级功耗缩减 流水线模数转换器 比较器 取样保持放大器
下载PDF
A low-power high-quality CMOS image sensor using 1.5 V 4T pinned photodiode and dual-CDS column-parallel single-slope ADC
12
作者 Wenjing Xu Jie Chen +3 位作者 Zhangqu Kuang Li Zhou Ming Chen Chengbin Zhang 《Journal of Semiconductors》 EI CAS CSCD 2022年第8期53-59,共7页
This paper presents a low-power high-quality CMOS image sensor(CIS)using 1.5 V 4T pinned photodiode(4T-PPD)and dual correlated double sampling(dual-CDS)column-parallel single-slope ADC.A five-finger shaped pixel layer... This paper presents a low-power high-quality CMOS image sensor(CIS)using 1.5 V 4T pinned photodiode(4T-PPD)and dual correlated double sampling(dual-CDS)column-parallel single-slope ADC.A five-finger shaped pixel layer is proposed to solve image lag caused by low-voltage 4T-PPD.Dual-CDS is used to reduce random noise and the nonuniformity between columns.Dual-mode counting method is proposed to improve circuit robustness.A prototype sensor was fabricated using a 0.11μm CMOS process.Measurement results show that the lag of the five-finger shaped pixel is reduced by 80%compared with the conventional rectangular pixel,the chip power consumption is only 36 mW,the dynamic range is 67.3 dB,the random noise is only 1.55 e^(-)_(rms),and the figure-of-merit is only 1.98 e^(-)·nJ,thus realizing low-power and high-quality imaging. 展开更多
关键词 CMOS image sensor 4T pinned photodiode single-slope adc correlated double sample counting method
下载PDF
基于霍尔效应的扭矩测量系统开发 被引量:1
13
作者 章晓洋 宓佳辉 赵浩 《传感器世界》 2016年第12期29-32,共4页
扭矩是机械设备运行状态的重要监测信息。设计了一种基于霍尔效应的扭矩测量系统。首先利用弹性轴拾取扭矩信号,再通过霍尔效应电磁感应原理将负载扭矩转换成输出电压信号,最后利用ADC采样读取这一输出电压信号,并经过高精度扭力扳手对... 扭矩是机械设备运行状态的重要监测信息。设计了一种基于霍尔效应的扭矩测量系统。首先利用弹性轴拾取扭矩信号,再通过霍尔效应电磁感应原理将负载扭矩转换成输出电压信号,最后利用ADC采样读取这一输出电压信号,并经过高精度扭力扳手对读取的数据信号进行标定。测试结果表明,系统灵敏度约为0.91m V/Nm,线性度约为4.6%,重复性误差约为2.2%,迟滞误差约为2.1%。 展开更多
关键词 扭矩传感器 输出电压信号 微机计算机 AD采样 标定
下载PDF
高速模数转换器AD7859及其应用
14
作者 卜艳红 陈家林 谈宏华 《国外电子元器件》 2007年第9期60-64,共5页
AD7859是一款采样频率为200 Ks/s的12位模/数转换器,具有高速度、微功耗等特点。其内部包括控制寄存器、ADC数据输出寄存器、状态寄存器、测试寄存器以及10个校验寄存器。介绍了AD7859的性能特点和工作原理,并给出了AD7859与单片机连接... AD7859是一款采样频率为200 Ks/s的12位模/数转换器,具有高速度、微功耗等特点。其内部包括控制寄存器、ADC数据输出寄存器、状态寄存器、测试寄存器以及10个校验寄存器。介绍了AD7859的性能特点和工作原理,并给出了AD7859与单片机连接的原理图以及数据采集源程序代码。 展开更多
关键词 AD7859 模/数转换 采样 自校验/系统校验
下载PDF
基于USB2.0接口芯片FX2的高速数据采集板的设计实现 被引量:10
15
作者 朱正平 宁百齐 +1 位作者 袁洪 肖山竹 《微计算机应用》 2006年第3期328-331,共4页
介绍一种使用USB2.0接口芯片EZ-USBFX2系列CY7C68013作为主控芯片,外接高速FIFO、CPLD及高速ADC,设计实现了一个高速数据采集板,可对输入的单路单端模拟信号进行8位高速采样,通过PC机的USB2.0接口总线连续不间断地传输所采集的数据到PC... 介绍一种使用USB2.0接口芯片EZ-USBFX2系列CY7C68013作为主控芯片,外接高速FIFO、CPLD及高速ADC,设计实现了一个高速数据采集板,可对输入的单路单端模拟信号进行8位高速采样,通过PC机的USB2.0接口总线连续不间断地传输所采集的数据到PC机内存中,速率可达20MB(Bytes)每秒,同时可将内存中所采集的数据写到永久磁盘文件中。 展开更多
关键词 USB2.0 EZ-USB FX2 高速采集 高速FIFO CPLD 高速adc
下载PDF
欠奈奎斯特采样在数字接收机中的应用 被引量:8
16
作者 王兆盛 刘渝 《现代电子技术》 2005年第7期34-35,38,共3页
从理论上讲,为提高侦察接收机的截获概率,接收机的瞬时带宽必须足够宽。接收机的瞬时带宽决定于接收 机的ADC采样速率。因此数字接收机必须具备高速的ADC采样速率。这样对接收机的ADC采样器件性能提出了更高的要 求。将采样的方法... 从理论上讲,为提高侦察接收机的截获概率,接收机的瞬时带宽必须足够宽。接收机的瞬时带宽决定于接收 机的ADC采样速率。因此数字接收机必须具备高速的ADC采样速率。这样对接收机的ADC采样器件性能提出了更高的要 求。将采样的方法应用于数字接收机中,可以在一定条件下降低采样速率,同时增加接收机的瞬时带宽。提出了一种基于 延时和FFT技术的时域欠采样方法,并在阐述简单原理的基础上找出存在的问题及提出改进方案。重点分析了利用延时和 非延时2路通道的相位差与入射信号频率之间的关系,进行信号频率的无模糊估计。基于目前硬件实现水平,数字接收机 中采用这种欠采样方法是经济可行的方案。 展开更多
关键词 数字接收机 欠奈奎斯特采样 FFT adc采样速率
下载PDF
8位高速低功耗流水线型ADC优化设计研究 被引量:2
17
作者 黄玮 谢亚伟 居水荣 《科技创新与应用》 2023年第24期60-63,67,共5页
采用每级为1.5位精度的7级流水线结构,即7级子ADC设计一个8位80 MS/s的低功耗模数转换电路。通过设计精简且高效的数字校准和输出寄存模块,消除ADC实现过程中各种因素的影响,提高ADC的精度和信噪比。采用0.18μm CMOS工艺完成加工后,测... 采用每级为1.5位精度的7级流水线结构,即7级子ADC设计一个8位80 MS/s的低功耗模数转换电路。通过设计精简且高效的数字校准和输出寄存模块,消除ADC实现过程中各种因素的影响,提高ADC的精度和信噪比。采用0.18μm CMOS工艺完成加工后,测得该ADC在输入信号为36.25 MHz,采样速率为80 MHz下的信噪比(SNR)为49.6 dB,有效位数(ENOB)接近8位,典型的功耗电流只有18 mA,整个ADC的芯片面积为0.5 mm^(2)。 展开更多
关键词 流水线型adc 采样保持电路 动态比较器 数字校准和输出寄存 低功耗 信噪比
下载PDF
一种11bit流水线高速模数转换器
18
作者 黄政 蔡孟冶 姜岩峰 《半导体技术》 CAS 北大核心 2024年第6期561-568,共8页
为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方... 为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方法,使ADC在大摆幅信号下有足够的线性度来处理信号,同时使电容数模转换器(DAC)的匹配精度满足ADC分辨率的要求,极大地降低了对电容阵列几何参数的匹配精度要求,具有较低的功耗。采用Cadence Virtuoso设计版图,测试结果表明,芯片的微分非线性(DNL)在-0.5~+0.5 LSB范围内,有效位数(ENOB)为10.61 bit,功耗为97 mW,获得了较好的性能。 展开更多
关键词 流水线模数转换器(adc) 幅度减半 无采样保持 线性度 多位量化 电容失配 有效位数(ENOB)
下载PDF
基于MATLAB的Sigma-Delta ADC中数字滤波器设计 被引量:5
19
作者 董阳 彭晓宏 吴艳伟 《电子设计工程》 2015年第10期175-178,共4页
为了将Sigma-Delta ADC中的SDM(Sigma-Delta Modulator)的输出码流降采样以达到Nyquist采样频率,基于实际的AUDIO CODEC项目,本文对两种数字滤波器(FIR(Finite Impulse Response)和IIR(Infinite Impulse Response))的MATLAB设计进行了... 为了将Sigma-Delta ADC中的SDM(Sigma-Delta Modulator)的输出码流降采样以达到Nyquist采样频率,基于实际的AUDIO CODEC项目,本文对两种数字滤波器(FIR(Finite Impulse Response)和IIR(Infinite Impulse Response))的MATLAB设计进行了描述和比较。其所需处理的SDM输出码流的过采样频率为11.2896MHz,数字滤波器完成256倍的降采样最终达到采样频率为44.1MHz,在音频范围内其最终仿真结果均达到SNDR在14bits以上。 展开更多
关键词 SIGMA-DELTA adc 降采样 FIR IIR
下载PDF
基于FPGA的高速采样电路设计与测试 被引量:5
20
作者 陆浩 王振占 《微电子学与计算机》 CSCD 北大核心 2011年第7期106-109,共4页
提出利用Xilinx公司新一代现场可编程门阵列(FPGA)-Virtex5芯片对超高速模数转换器ADC08D1500的控制和数据处理方法.实现了ADC08D1500高速稳定的工作和高速被采信号的降速处理,以解决工程中系统采样速率和采样精度问题.详细介绍了布线... 提出利用Xilinx公司新一代现场可编程门阵列(FPGA)-Virtex5芯片对超高速模数转换器ADC08D1500的控制和数据处理方法.实现了ADC08D1500高速稳定的工作和高速被采信号的降速处理,以解决工程中系统采样速率和采样精度问题.详细介绍了布线制板需要注意的特殊问题,最后给出了通过chipscope软件得到的被采信号图,结果显示ADC08D1500性能出色具有高于6.5bit有效位数.设计在工程实践中已经得到使用,并取得了良好的效果. 展开更多
关键词 超高速采样 adc08D1500芯片 FPGA芯片 多路复用
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部