期刊文献+
共找到26篇文章
< 1 2 >
每页显示 20 50 100
一种实用的多功能信号发生器 被引量:3
1
作者 徐仁贵 管运生 李学东 《电测与仪表》 北大核心 2000年第7期40-42,共3页
提出一种用于智能仪表的信号发生器。它采用了可编程分频器,能产生多种类型。参数变动范围很宽的信号,具有功能强、基本上不占用微处理器和电路比较简单等特点。文中说明了信号发生器的结构和工作情况,并给出了电路原理图。
关键词 智能仪表 信号发生器 可编程分频器
下载PDF
一种高性能宽范围锁相环的设计与实现
2
作者 郭风岐 胡奕凡 邱一武 《中国集成电路》 2024年第3期60-65,共6页
采用CMOS工艺技术,设计了一款基于双环路滤波器的高性能、宽范围锁相环。该锁相环电路包括可调延迟的鉴频鉴相器、电荷泵、双环路有源滤波器、多频带的压控振荡器和可编程分频器模块。与无源滤波器结构相比,双环滤波的结构将滤波电容面... 采用CMOS工艺技术,设计了一款基于双环路滤波器的高性能、宽范围锁相环。该锁相环电路包括可调延迟的鉴频鉴相器、电荷泵、双环路有源滤波器、多频带的压控振荡器和可编程分频器模块。与无源滤波器结构相比,双环滤波的结构将滤波电容面积减小3/4,该锁相环整体版图面积为405μm×480μm,经过仿真测试,锁相环能够提供的输出频率范围为140MHz~1.5GHz,整体功耗为6.85mW。设计的锁相环其流片测试结果显示:当输出频率为1.5GHz时,均方根抖动为8.92ps;当中心频率为820MHz时,均方根抖动为6.01ps,测试结果表明设计的这款锁相环输出频率能够满足使用需求。 展开更多
关键词 电荷泵锁相环 双环路滤波器 压控振荡器 可编程分频器
下载PDF
应用于频率合成器的宽分频比CMOS可编程分频器设计 被引量:5
3
作者 鞠英 文光俊 杨拥军 《现代电子技术》 2011年第4期162-165,共4页
提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积... 提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积。同时,对可编程分频器中的检测和置数逻辑做了改进,提高分频器的工作频率及稳定性。最后,采用TSMC的0.13μm CMOS工艺,利用Cadence Spectre工具进行仿真,在4.5 GHz频率下,该分频器可实现200515的分频比,整个功耗不超过19 mW,版图面积为106μm×187μm。 展开更多
关键词 可编程分频器 吞脉冲结构 4/5预分频器 检测和置数逻辑
下载PDF
一种射频可编程N分频器的设计 被引量:4
4
作者 袁博鲁 《微电子学》 CAS CSCD 北大核心 2012年第1期84-86,共3页
提出了用射频CML技术设计的2/3分频单元。基于2/3分频单元,使用0.35μm SiGeBiCMOS工艺,实现了射频可编程N分频器。验证结果表明,电路可在GHz频率下正常工作,具有相噪低、功耗小等特点。在3GHz射频输入信号频率下,频偏100kHz的输出相位... 提出了用射频CML技术设计的2/3分频单元。基于2/3分频单元,使用0.35μm SiGeBiCMOS工艺,实现了射频可编程N分频器。验证结果表明,电路可在GHz频率下正常工作,具有相噪低、功耗小等特点。在3GHz射频输入信号频率下,频偏100kHz的输出相位噪声为-143dBc/Hz。电路消耗的总电流仅为4mA(3V单电源电压),功耗仅为12mW。 展开更多
关键词 射频 可编程分频器 电流开关逻辑 SIGE BICMOS
下载PDF
可扩展分频比范围的射频可编程分频器设计 被引量:4
5
作者 杨扬 陈文宣 +1 位作者 魏鲁 唐俊 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第5期393-397,418,共6页
介绍了一种可扩展分频比范围的射频可编程分频器,该电路包括输入放大器、前置2分频电路、4级除2/除3分频单元和15位可编程计数器。该分频器应用于频率合成器中,采用0.35μm BiCMOS工艺实现,电源电压3.3V,电源电流80mA。射频输入12GHz时... 介绍了一种可扩展分频比范围的射频可编程分频器,该电路包括输入放大器、前置2分频电路、4级除2/除3分频单元和15位可编程计数器。该分频器应用于频率合成器中,采用0.35μm BiCMOS工艺实现,电源电压3.3V,电源电流80mA。射频输入12GHz时灵敏度-10~10dBm。分频比从16到219-1可调。 展开更多
关键词 电流模逻辑 可编程分频器 频率合成器 锁相环 集成电路
下载PDF
0.18 μm CMOS高集成度可编程分频器的设计 被引量:3
6
作者 郑立博 张长春 +2 位作者 郭宇锋 方玉明 刘蕾蕾 《南京邮电大学学报(自然科学版)》 北大核心 2014年第3期75-79,共5页
采用标准0.18μm CMOS工艺,提出了一种高集成度可编程分频器。该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大... 采用标准0.18μm CMOS工艺,提出了一种高集成度可编程分频器。该电路所采用技术的新颖之处在于:基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,从而大大提高了电路的集成度,有效地降低了电路功耗,提升了整体电路速度,并使版图更紧凑。仿真结果表明,在1.8 V电压、输入频率Fin=1 GHz的情况下,可实现任意整数且步长为1的分频比,相位噪声为-173.1 dBc/Hz@1 MHz,电路功耗仅为9 mW。 展开更多
关键词 可编程分频器 除2 除3分频单元 电流模逻辑 相位噪声
下载PDF
提高CPLD芯片资源利用率措施 被引量:2
7
作者 周百新 王思聪 《农机化研究》 北大核心 2002年第3期174-175,共2页
论述了如何利用电路设计技巧,有效提高可编程器件CPLD资源利用率的方法。研究时采用了精确小数分频器,用两个整数分频器K和m代替一个小数分频器N,使电路中使用的触发器个数大为减少。同时,给出了具体的应用例子。
关键词 CPLD芯片 资源利用率 可编程器件CPLD 小数分频器 频率
下载PDF
0.18μm CMOS PLL频率综合器中可编程分频器的设计与实现 被引量:2
8
作者 何小虎 胡庆生 肖洁 《微电子学与计算机》 CSCD 北大核心 2007年第5期61-65,共5页
介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端... 介绍了用于WLAN802.11a收发信机的PLL频率综合器中可编程分频器的设计。基于ARTISAN标准单元库对可编程分频器进行了设计,详细介绍了自定义线负载模型、版图规划、时钟树综合、布局布线、静态时序分析等VLSI设计流程,并通过前端和后端设计的相互协作对电路进行了反复优化。最后给出了可编程分频器的后仿真结果、芯片照片和测试结果,芯片内核面积1360.5μm2,测试结果表明设计符合要求。 展开更多
关键词 可编程分频器 频率综合器 标准单元 CMOS
下载PDF
一种宽分频比范围的可编程分频器 被引量:2
9
作者 韦援丰 杨海钢 陈柱佳 《微电子学》 CSCD 北大核心 2017年第5期674-678,684,共6页
提出了一种改进的宽分频比范围可编程分频器,支持对分频数和占空比的编程设置。该结构由改进的可编程下行异步计数器和脉冲二分频器组成,采用置数自释放结构和"时间裕度借用"方法,将关键路径延时容忍度增大了一个时钟周期。... 提出了一种改进的宽分频比范围可编程分频器,支持对分频数和占空比的编程设置。该结构由改进的可编程下行异步计数器和脉冲二分频器组成,采用置数自释放结构和"时间裕度借用"方法,将关键路径延时容忍度增大了一个时钟周期。提出的分频器采用0.13μm CMOS工艺进行设计与流片,版图尺寸为38.5μm×66.2μm。流片后的测试结果表明,该分频器的分频比范围为2~1 022,在分频比为m的条件下,占空比可从1/m调节至(m-1)/m。在全分频范围内,工作速度可达1.85GHz,功耗小于0.82mW。 展开更多
关键词 可编程分频器 占空比设置 自释放 时间裕量借用
下载PDF
移位指令在可编程序系统设计师职业技能大赛中的灵活应用 被引量:2
10
作者 魏志丽 《机电工程技术》 2012年第12期97-100,共4页
在越来越多的可编程序控制系统类职业技能竞赛中,参赛者不仅要有厚重的理论基础、良好的状态和灵活的头脑,更要有多变的编程技巧才能从众多参赛者中脱颖而出。以通信分频、料盘工位标志位处理和状态处理等三种移位指令不同的应用来介绍... 在越来越多的可编程序控制系统类职业技能竞赛中,参赛者不仅要有厚重的理论基础、良好的状态和灵活的头脑,更要有多变的编程技巧才能从众多参赛者中脱颖而出。以通信分频、料盘工位标志位处理和状态处理等三种移位指令不同的应用来介绍移位指令。在技能竞赛中灵活运用移位指令,在实现控制功能的同时,使程序结构紧凑,减少录入时间,能达到事半功倍的效果。 展开更多
关键词 可编程控制器 职业技能竞赛 分频 标志位 状态处理
下载PDF
一种集成在DC-DC芯片中的电荷泵锁相环设计 被引量:2
11
作者 李容容 《电子科技》 2016年第8期25-27,144,共4页
设计了一种集成在DC-DC芯片中的电荷泵锁相环。其中鉴频鉴相器(PFD)在传统的D触发器结构的基础上增加了复位延迟电路的延迟时间,减小了鉴相“死区”;电荷泵采用充放电电流对称的源极开关结构,解决了电流失配和电荷注入作用的影响;另外... 设计了一种集成在DC-DC芯片中的电荷泵锁相环。其中鉴频鉴相器(PFD)在传统的D触发器结构的基础上增加了复位延迟电路的延迟时间,减小了鉴相“死区”;电荷泵采用充放电电流对称的源极开关结构,解决了电流失配和电荷注入作用的影响;另外,设计了一种可编程的由D触发器构成的分频器电路。基于CMOS工艺,采用Cadence仿真软件对其进行仿真,结果表明该电荷泵锁相环在锁定时间、频率范围、相位抖动等方面均达到了指定的性能需求,且工作特性较好。其性能指标是:电源电压2.4 V,频率调节范围250-750 k Hz,锁定时间〈50μs,相位抖动〈30 ns。 展开更多
关键词 DC-DC PLL PFD 电荷泵 可编程分频器
下载PDF
应用于GPS频率综合器的可编程分频器的设计 被引量:1
12
作者 陈莹梅 景永康 章丽 《高技术通讯》 CAS CSCD 北大核心 2011年第4期434-437,共4页
设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按... 设计了应用于全球定位系统(GPS)1.2GHz频率综合器中的可编程分频器。该分频器可实现600-700范围的分频比,并利用改进的均匀分频算法使分频输出波形的占空比更加理想。设计采用SMIC 0.18μm CMOS工艺标准单元的半定制设计方法,按照标准数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。该可编程分频器模块已采用SMIC 0.18μm CMOS工艺进行流片,核心芯片面积为115μm×115μm。测试结果表明,通过控制芯片预置逻辑,分频器能与控制端口相匹配,完成分频功能,实现了预期结果。 展开更多
关键词 全球定位系统(GPS) 频率综合器 可编程分频器 均匀分频算法 CMOS
下载PDF
一种由多级2/3分频单元级联而成的通道可编程分频器设计 被引量:1
13
作者 杨扬 魏鲁 袁昊煜 《固体电子学研究与进展》 CAS 北大核心 2021年第2期149-153,共5页
介绍了一种由多级2/3分频单元级联的可编程分频器,可应用于扇出缓冲器的通道中。分频器采用0.18μm BiCMOS工艺实现。分频器的电源电压为3.3 V,分频比支持1、3、5以及4~4094的所有偶数分频,且所有分频输出信号的占空比为50%。
关键词 可编程分频器 扇出缓冲器 2/3分频单元 占空比 集成电路
下载PDF
2^(2~31)可编程分频器电路的逻辑设计与功能验证 被引量:1
14
作者 宋扬 高杰 《微处理机》 2010年第5期13-16,共4页
分频器在集成电路领域有着很广泛的应用,常作为电路的最基本时钟信号输入。以22~31可编程分频器为例,阐述了分频器电路具体的电路逻辑设计,及形成逻辑后的功能验证。电路输入一个基准时钟,通过译码器来编程,利用多级触发器链,可以输出2... 分频器在集成电路领域有着很广泛的应用,常作为电路的最基本时钟信号输入。以22~31可编程分频器为例,阐述了分频器电路具体的电路逻辑设计,及形成逻辑后的功能验证。电路输入一个基准时钟,通过译码器来编程,利用多级触发器链,可以输出22~31分频。 展开更多
关键词 可编程 分频器 功能验证
下载PDF
一种0.18μm CMOS可编程分频器的设计
15
作者 郑立博 张长春 +2 位作者 郭宇锋 方玉明 刘蕾蕾 《微电子学》 CAS CSCD 北大核心 2014年第6期813-817,共5页
采用标准0.18μm CMOS工艺,设计了一种可编程分频器。基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,提高了电路的集成度,有效地降低了电路功耗,提升了整... 采用标准0.18μm CMOS工艺,设计了一种可编程分频器。基于基本分频单元的特殊结构,对除2/除3单元级联式可编程分频器的关键模块进行改进,将普通的CML型锁存器集成为包含与门的锁存器,提高了电路的集成度,有效地降低了电路功耗,提升了整体电路速度,并使版图更为紧凑。后仿真结果表明,在1.8V电源电压,输入频率fin=1GHz的情况下,可实现任意数且步长为1的分频比,相位噪声为-173.1dBc/Hz@1 MHz,电路功耗仅为9mW。 展开更多
关键词 可编程分频器 除2/除3分频单元 电流模逻辑 相位噪声
下载PDF
应用于26 GHz-41 GHz频率综合器的高速可编程分频器的设计
16
作者 郑晖晖 王静 《电声技术》 2020年第1期73-75,共3页
毫米波频率综合器中的重要模块之一高速可编程多模分频器,它主要用于对VCO的输出信号进行分频从而获得稳定的本振信号,它的性能影响整个毫米波频率综合器性能。本文设计的一种高速、低功耗、分频比可变的分频器具有非常重要的意义[1]。... 毫米波频率综合器中的重要模块之一高速可编程多模分频器,它主要用于对VCO的输出信号进行分频从而获得稳定的本振信号,它的性能影响整个毫米波频率综合器性能。本文设计的一种高速、低功耗、分频比可变的分频器具有非常重要的意义[1]。根据26 GHz-41 GHz硅基锁相环频率综合器的系统指标,本文基于TSMC 45nm CMOS工艺,设计实现了一种高速可编程分频器。本文采用注入锁定结构分频结构实现高速预分频,该结构可以实现在0 d Bm的输入功率下实现25 GHz-48 GHz的分频范围、最低功耗为:2.6 m W。基于脉冲吞咽计数器的可编程分频器由8/9双模分频器和可编程脉冲吞咽计数器组成。其中8/9双模分频器由同步4/5分频器和异步二分频构成,工作频率范围10 GHz-27 GHz,最低输入幅度为:300 m V,最低功耗为:1.6 m V。可编程吞咽计数器采用改进型带置数功能的TSPC D触发器,该可编程分频器的最大工作范围:25 GHz;最小功耗为:363μW。本文设计的高速可编程多模分频器,可以实现32-2 062的分频比;当工作于28 GHz时,相位噪声小于-159 dBc/Hz。动态功耗为5.2 m W。 展开更多
关键词 注入锁定分频器 8/9双模分频器 可编程分频器
下载PDF
0.18μm CMOS programmable frequency divider design for DVB-T
17
作者 胡庆生 仲建锋 何小虎 《Journal of Southeast University(English Edition)》 EI CAS 2008年第2期159-162,共4页
The implementation of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for digital video broadcastingterrestrial (DVB-T) and other modem communi... The implementation of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for digital video broadcastingterrestrial (DVB-T) and other modem communication systems, is presented. By cooperating with a dual-modulus prescaler, this divider can realize an integer frequency division from 926 to 1 387. Besides the traditional standard cell design flow, such as logic synthesis, placement and routing, the interactions between front-end and back-end are also considered to optimize the design flow under deep submicron technology. By back-annotating the back-end information to front-end design, a custom wire-load model is created which is more practical compared with the default model. This divider has been fabricated in TSMC 0. 18μm CMOS technology using Artisan standard cell library. The chip area is 675 μm × 475 μm and the power consumption is about 2 mW under a 1.8 V power supply. Measurement results show that it works correctly and can realize a frequency division with high precision. 展开更多
关键词 programmable frequency divider frequency synthesizer standard cell DVB-T
下载PDF
Design of 0.18 μm CMOS programmable frequency divider based on standard cells
18
作者 何小虎 胡庆生 《Journal of Southeast University(English Edition)》 EI CAS 2007年第1期31-34,共4页
The design of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for transmitter and receiver in IEEE 802. 11 a standard, is investigated. The main ... The design of a programmable frequency divider, which is one of the components of the phase-locked loop (PLL) frequency synthesizer for transmitter and receiver in IEEE 802. 11 a standard, is investigated. The main steps in very large-scale integration (VLSI) design flow such as logic synthesis, floorplan and placement & routing (P & R) are introduced. By back-annotating the back-end information to the front-end design, the custom wire-load model is created and used for optimizing the design flow under deep submicron technology. The programmable frequency divider is implemented based on Artisan TSMC (Taiwan Semicoductor Manufacturing Co. Ltd. )0. 18μm CMOS (complementary metal-oxide-semiconductor) standard cells and fabricated. The Chip area is 1 360. 5μm^2 and can work in the range of 100 to 200 MHz. The measurement results indicate that the design conforms to the frequency division precision. 展开更多
关键词 programmable frequency divider frequency synthesizer standard cells CMOS
下载PDF
应用于DVB-T的0.18μm CMOS工艺数字可编程分频器芯片设计
19
作者 景永康 陈莹梅 章丽 《电子工程师》 2008年第12期17-20,共4页
介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按... 介绍了用于DVB-T(地面数字视频广播)收发机的频率综合器中可编程分频器的设计。该分频器可实现926~1387范围的分频比,并用改进的分频算法使分频输出波形的占空比更加理想。本设计采用SMIC0.18μmCMOS工艺标准单元的半定制设计方法,按标准的数字集成电路设计流程进行设计,包括Verilog代码编写、逻辑综合、版图规划、布局布线、后端时序仿真分析等过程。后仿真结果表明该分频器功能正确,分频范围宽,利用改进的分频算法改善了分频输出波形的占空比。 展开更多
关键词 频率综合器 可编程分频器 数字标准单元 CMOS
下载PDF
高速低功耗自适应可编程分频器
20
作者 袁珩洲 马卓 +2 位作者 郭阳 李丹丹 张彦峰 《微电子学》 CAS CSCD 北大核心 2014年第2期197-201,共5页
在约翰逊计数分频器的基础上,设计了一款双级结构分频器,采用系数自适应分配技术,显著提升了分频器的工作频率,并有效降低功耗。基于45nm CMOS工艺进行仿真,结果表明:该分频器最高工作频率可达8GHz,在1GHz时,49分频的双级可编程分频器... 在约翰逊计数分频器的基础上,设计了一款双级结构分频器,采用系数自适应分配技术,显著提升了分频器的工作频率,并有效降低功耗。基于45nm CMOS工艺进行仿真,结果表明:该分频器最高工作频率可达8GHz,在1GHz时,49分频的双级可编程分频器功耗仅为63μW,在8GHz时,功耗为312μW。与典型的约翰逊结构相比,双级分频器工作频率可提升1.6倍,在分频器系数设置为6时,最大功耗优化比达到51.82%。 展开更多
关键词 可编程分频器 自适应配置 双级结构
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部