期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
直接数字频率合成器的优化技术研究 被引量:2
1
作者 郑利文 《现代电子技术》 2010年第18期143-144,159,共3页
详细阐述了利用QuartusⅡ实现直接数字频率合成器(DDS)的方法和步骤。分析了DDS的设计原理,采用多级流水线控制技术对DDS相位累加器进行了优化,利用存储对称波形方法对波形存储表进行了优化,并在开发环境下进行了功能仿真,选用现场可编... 详细阐述了利用QuartusⅡ实现直接数字频率合成器(DDS)的方法和步骤。分析了DDS的设计原理,采用多级流水线控制技术对DDS相位累加器进行了优化,利用存储对称波形方法对波形存储表进行了优化,并在开发环境下进行了功能仿真,选用现场可编程器件FPGA作为目标器件,得到了可以重构的IP核,实现了复杂的调频功能。利用该方法实现的DDS模块具有更广泛的实际意义和更良好的实用性。 展开更多
关键词 DDS 相位累加器 波形存储表 QuartusⅡ
下载PDF
基于HMC703的宽带低相噪低杂散频率合成器设计 被引量:2
2
作者 张兰 刘玉宝 +2 位作者 吴国乔 赵伟 张燕 《现代电子技术》 2014年第1期93-95,100,共4页
主要介绍了基于HMC703锁相环芯片的400~1000MHz宽带低相噪低杂散频率合成器的软硬件设计方案,给出了相位噪声软件仿真曲线和实际测试得到的曲线,调试实验结果表明,该设计较好地达到了预期指标要求,还给出了部分软件控制代码,对于... 主要介绍了基于HMC703锁相环芯片的400~1000MHz宽带低相噪低杂散频率合成器的软硬件设计方案,给出了相位噪声软件仿真曲线和实际测试得到的曲线,调试实验结果表明,该设计较好地达到了预期指标要求,还给出了部分软件控制代码,对于使用该芯片的用户起到一定的指导意义。 展开更多
关键词 HMC703 锁相环 频率合成器设计 C8051F121
下载PDF
静电悬浮微陀螺多路同步DDS信号发生器设计 被引量:1
3
作者 覃贞妮 刘武 +2 位作者 陈文元 崔峰 张卫平 《现代电子技术》 2010年第18期110-113,共4页
信号发生器是静电悬浮微陀螺系统的重要组成部分,通常采用差动电容调制解调检测方法来得到转子的微位移,而转子微位移信号的幅值解调需要稳定的多路同步信号。采用ARM7 LPC2148为控制器和多片DDS芯片AD9850在硬件和软件上实现多路同步DD... 信号发生器是静电悬浮微陀螺系统的重要组成部分,通常采用差动电容调制解调检测方法来得到转子的微位移,而转子微位移信号的幅值解调需要稳定的多路同步信号。采用ARM7 LPC2148为控制器和多片DDS芯片AD9850在硬件和软件上实现多路同步DDS信号发生器,并分别采用并行和串行2种方式加载芯片控制字,均可生成多路频率相位可调的信号发生器,具有频率稳定性好,频率准确度高及频率分辨率高,相位差精准的特点。 展开更多
关键词 信号发生器 DDS 同步 并行加载 串行加载
下载PDF
基于FPGA的并行DDS技术研究 被引量:10
4
作者 黄志林 《现代电子技术》 2013年第7期54-56,共3页
输出频带过窄是限制直接数字频率合成(DDS)发展的瓶颈之一。提出了多路并行DDS原理并且给出了具体案例,设计实现了输出频率在400~700MHz范围内杂波抑制优于50dBc,频率分辨力小于0.5Hz,且便于后续实现各种调制。该DDS电路同时具... 输出频带过窄是限制直接数字频率合成(DDS)发展的瓶颈之一。提出了多路并行DDS原理并且给出了具体案例,设计实现了输出频率在400~700MHz范围内杂波抑制优于50dBc,频率分辨力小于0.5Hz,且便于后续实现各种调制。该DDS电路同时具有接口简单,使用灵活等优点,可用于在雷达、电子战领域的宽带细分辨力信号产生。 展开更多
关键词 并行直接数字频率合成 宽带 杂波抑制 分辨力
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部