-
题名基于PVsyst的光伏系统研究
被引量:1
- 1
-
-
作者
李俊平
王万江
-
机构
新疆大学建筑工程学院
-
出处
《现代电子技术》
2023年第22期63-67,共5页
-
基金
新疆维吾尔自治区高校科研计划重点项目(XJEDU2019I006)。
-
文摘
基于PVsyst软件,以吐鲁番地区某民居为模拟对象,对当地的气象数据进行分析,并构建了一套安装在屋顶的光伏并网发电系统。对光伏并网系统的安装倾角进行优化,并对光伏组件进行选型,对系统损失进行分析。最后根据模拟结果,对影响系统发电效率的因素进行分析并提出了一些优化方案,以及得出吐鲁番地区19.1 kW的光伏并网系统全年发电量为27.9 MW·h,系统效率为80.9%,能量回收期为2.98年,每年可减少32790 kg的CO_(2)排放量,具有一定的环境效益;若按新疆光伏上网电价0.262元(/kW·h)进行计算,每年还可带来7309.8元的收入。该研究对实际光伏并网系统的设计施工具有一定的参考意义。
-
关键词
PVsyst软件
光伏并网发电
损失分析
光伏组件选型
能量回收期
光伏发电效率
环境效益分析
-
Keywords
PVsyst software
PV grid-connected power generation
loss analysis
PV module selection
energy recovery period
PV power generation efficiency
environmental benefit analysis
-
分类号
TN366-34
[电子电信—物理电子学]
-
-
题名一种BCD码数/模转换器的设计
被引量:3
- 2
-
-
作者
华猛
黄伟军
刘传洋
吴晨辉
-
机构
苏州科技大学
苏州市智能测控工程技术研究中心
-
出处
《现代电子技术》
北大核心
2018年第16期26-30,共5页
-
基金
省建设厅系统科技项目(2014JH12)
住房和城乡建设部科技项目(2014-K8-050)~~
-
文摘
提出一种8421BCD码输入的CMOS数/模转换器。数/模转换器输入采用8421BCD码并行数字码输入方式,输出采用模拟电压输出的方式,内部电阻网络根据8421BCD码特点进行特殊设计;锁存电路采用时钟控制,极大地抑制毛刺干扰。电路设计是基于0.35μm CMOS工艺,经HSpice软件和Cadence软件仿真表明,电路工作在3.3 V电压下,8421BCD码数/模转换器的积分非线性误差(INL)最大为-0.48 LSB和微分非线性误差(DNL)最大为-0.39 LSB,优值(FOM)最大为3.96,电路功耗为0.97 m W。
-
关键词
8421BCD码
数/模转换器
CMOS
内部电阻网络
时钟控制
HSPICE
-
Keywords
8421BCD code
digital-to-analog converter
CMOS
internal resistance network
clock control
HSpice
-
分类号
TN366-34
[电子电信—物理电子学]
TP432
[自动化与计算机技术]
-
-
题名基于改进模块化指数的有源配电网电压分布式控制策略
- 3
-
-
作者
郑培城
周云海
陈潇潇
张泰源
-
机构
三峡大学电气与新能源学院
-
出处
《现代电子技术》
北大核心
2024年第12期138-144,共7页
-
文摘
传统高渗透率光伏配电网分区方法不能充分利用区内资源,经济性低。为此,提出考虑电压灵敏度和区内平均灵敏度的性能指标,采用改进的逐步反向贪婪算法得到最优分区结果;再以分布式光伏有功缩减和网损最小为目标,建立分区分布式电压优化控制模型。该模型为非凸模型,通过增广拉格朗日函数进行适当变换,基于交替方向乘子法进行全局优化控制,并采用CPLEX商业求解器对所建模型进行求解。最后,用改进的IEEE-33节点系统进行算例验证。结果表明:所提出的分区方法充分考虑了区内自治能力,减少了资源的浪费,在提高经济性的同时,也能保证配电网安全稳定运行。
-
关键词
分布式光伏系统
分区分布式电压控制
模块化指数
逐步反向贪婪算法
电压优化
同步型ADMM算法
-
Keywords
distributed photovoltaic system
partitioned distributed voltage control
modular index
gradual reverse greedy algorithm
voltage optimization
synchronous ADMM algorithm
-
分类号
TN366-34
[电子电信—物理电子学]
TM715
[电气工程—电力系统及自动化]
-
-
题名电流模控制高效同步DC-DC芯片设计
被引量:1
- 4
-
-
作者
陈文琦
张涛
刘劲
-
机构
武汉科技大学信息科学与工程学院
-
出处
《现代电子技术》
2021年第2期13-16,共4页
-
基金
国家自然科学基金面上项目(61873196)。
-
文摘
采用0.18μm工艺设计一款同步高效降压型DC-DC电源芯片。为了实现快速响应、提高转换效率以及减小芯片面积的目的,该芯片采用电流模控制,应用电压外环与电流内环双环控制方式实现电路的快速响应和系统环路的稳定性。带补偿的电流检测电路能有效提高采样速度与精度。采用死区缓冲技术设计死区时间可调的缓冲器,并对误差放大器中补偿网络的电容采用电容倍增技术。仿真和测试结果表明,该芯片最高转换效率可达95%,平均转换效率为91.5%,输出纹波仅为0.3 mV,芯片面积约为1.2 mm~2,可广泛用于各类便携式电子产品中。
-
关键词
DC-DC电源芯片
电流模控制
电路设计
死区缓冲
电容倍增技术
仿真测试
-
Keywords
DC⁃DC power supply chip
current mode control
circuit design
dead⁃time buffering
capacitance multiplication technology
simulation testing
-
分类号
TN366-34
[电子电信—物理电子学]
-