期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于FPGA的有色Petri网仿真系统设计 被引量:1
1
作者 张小军 +2 位作者 周韬略 张德学 郭华 《电子器件》 CAS 北大核心 2021年第1期236-241,共6页
为了实现大规模有色Petri网模型的性能测试,设计了基于FPGA的高速仿真系统。该系统实现了库所、变迁模块到硬件结构的映射,采用C语言实现了有色Petri网的硬件自动生成工具。通过分析有色Petri网的特征,该工具生成对应的Verilog代码和基... 为了实现大规模有色Petri网模型的性能测试,设计了基于FPGA的高速仿真系统。该系统实现了库所、变迁模块到硬件结构的映射,采用C语言实现了有色Petri网的硬件自动生成工具。通过分析有色Petri网的特征,该工具生成对应的Verilog代码和基于Quartus的自动脚本。以通信中"包传输"的模型为例,在FPGA中对生成的代码进行测试,验证了设计的正确性。 展开更多
关键词 有色PETRI网 自动生成工具 FPGA Verilog HDL 仿真系统
下载PDF
基于FPGA的STT-MRAM信道虚拟实验平台设计 被引量:1
2
作者 张小军 +2 位作者 郭华 张德学 周韬略 《实验科学与技术》 2021年第2期1-6,共6页
为了研究STT-MRAM信道的通信性能,采用Verilog HDL对该信道进行建模,以实现磁信道的读写错误率与磁隧道结高/低阻态的模拟。该文搭建了基于FPGA的虚拟实验平台,选用极化码作为信道编码方案,对信息序列进行编码,将编码序列在信道中传输,... 为了研究STT-MRAM信道的通信性能,采用Verilog HDL对该信道进行建模,以实现磁信道的读写错误率与磁隧道结高/低阻态的模拟。该文搭建了基于FPGA的虚拟实验平台,选用极化码作为信道编码方案,对信息序列进行编码,将编码序列在信道中传输,在接收端采用Fast-SSC进行译码,并通过PCIe接口实现上位机与FPGA的通信。该平台采用(256,220)极化码进行测试,每帧信道数据消耗2200个时钟,在Stratix V 5SGXEA7N2F45C2上实现,当工作频率为40 MHz时,平台测试速率可达4.19 Mb/s。 展开更多
关键词 虚拟实验平台 FPGA 极化码 STT-MRAM信道
下载PDF
基于FPGA的Petri网模拟器设计与实现
3
作者 周韬略 张小军 +2 位作者 曾庆田 张德学 《实验室研究与探索》 CAS 北大核心 2020年第11期152-156,174,共6页
为加速Petri网的性能测试,设计一个Petri网硬件代码自动生成器,通过Petri网对应的关联矩阵自动生成Verilog文件,可编译下载到FPGA中。对Petri网的硬件模型、库所、变迁进行分析。为模拟Petri网系统中的变迁操作,采用组合逻辑和存储器实... 为加速Petri网的性能测试,设计一个Petri网硬件代码自动生成器,通过Petri网对应的关联矩阵自动生成Verilog文件,可编译下载到FPGA中。对Petri网的硬件模型、库所、变迁进行分析。为模拟Petri网系统中的变迁操作,采用组合逻辑和存储器实现P/T系统,并采用随机策略对资源冲突等情况加以控制。对10个库所、8个变迁的硬件Petri网在Altera Stratix V 5SGXEA7N2F45C2进行综合,工作频率可达300 MHz,可运行1.5×10^8/s步仿真。 展开更多
关键词 PETRI网 代码自动生成器 现场可编程逻辑门阵列 VERILOG语言
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部