期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
Bessel声场的并行计算和仿真
1
作者 诗塔 彭虎 +1 位作者 张送根 冯焕清 《生物医学工程研究》 2006年第4期213-216,共4页
计算时间较长和存储空间较大,是时域有限差分法在PC系统上求解声场问题的瓶颈。为解决该问题,我们研究了由数个PC机、计算机网络和MPI并行编程实现的并行时域有限差分算法及其在声场计算中的应用,并在此基础上对Bessel声场进行了仿真。... 计算时间较长和存储空间较大,是时域有限差分法在PC系统上求解声场问题的瓶颈。为解决该问题,我们研究了由数个PC机、计算机网络和MPI并行编程实现的并行时域有限差分算法及其在声场计算中的应用,并在此基础上对Bessel声场进行了仿真。结果表明:并行计算在声场的时域有限差分法算法中,能明显提高计算效率并降低对单个PC机存储空间的要求,而虚拟拓扑结构的优化,能够提高并行计算的效率。 展开更多
关键词 Bessel声场 时域有限差分算法 并行计算 消息传送接口 虚拟拓扑
下载PDF
A 4 GHz quadrature output fractional-N frequency synthesizer for an IR-UWB transceiver
2
作者 诗塔 黄鲁 +2 位作者 袁海泉 冯立松 刘志明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第3期74-79,共6页
This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44... This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44 GHz. By using an 18-bit third-order ∑-△ modulator, the synthesizer achieves a frequency resolution of 15 Hz when the reference frequency is 20 MHz. The measured amplitude mismatch and phase error between I and Q signals are less than 0.1 dB and 0.8° respectively. The measured phase noise is -116 dBc/Hz at 3 MHz offset for a 4 GHz output. Measured spurious tones are lower than -60 dBc. The settling time is within 80°s. The core circuit conupSigmaes only 38.2 mW from a 1.8 V power supply. 展开更多
关键词 frequency synthesizer dual-modulus prescaler ∑-△ modulator QVCO
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部