期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于时钟树机制的超高速数字锁相放大系统
被引量:
4
1
作者
邱亮
茆
亚洲
+1 位作者
彭滟
朱亦鸣
《数据采集与处理》
CSCD
北大核心
2019年第4期715-722,共8页
在超高速数字锁相系统中,虽然可以采用时间交替并行模数转换(Analog-to-digital converter,ADC)结构解决采样速率和采样精度的矛盾,但系统极易受各通道采样时钟抖动的影响。在分析采样时钟抖动与采样有效位数及动态范围关系的基础上,设...
在超高速数字锁相系统中,虽然可以采用时间交替并行模数转换(Analog-to-digital converter,ADC)结构解决采样速率和采样精度的矛盾,但系统极易受各通道采样时钟抖动的影响。在分析采样时钟抖动与采样有效位数及动态范围关系的基础上,设计了一种基于时钟树机制的并联ADC交替采样结构的超高速数字锁相放大系统。实验结果表明,在相同的测试条件下,该系统比国外主流厂商的商用锁相放大器信噪比提高了约17.5 dB。
展开更多
关键词
时间交替采样
时钟抖动
模数转换器
锁相放大器
信噪比
下载PDF
职称材料
题名
基于时钟树机制的超高速数字锁相放大系统
被引量:
4
1
作者
邱亮
茆
亚洲
彭滟
朱亦鸣
机构
上海理工大学光电信息与计算机工程学院
出处
《数据采集与处理》
CSCD
北大核心
2019年第4期715-722,共8页
文摘
在超高速数字锁相系统中,虽然可以采用时间交替并行模数转换(Analog-to-digital converter,ADC)结构解决采样速率和采样精度的矛盾,但系统极易受各通道采样时钟抖动的影响。在分析采样时钟抖动与采样有效位数及动态范围关系的基础上,设计了一种基于时钟树机制的并联ADC交替采样结构的超高速数字锁相放大系统。实验结果表明,在相同的测试条件下,该系统比国外主流厂商的商用锁相放大器信噪比提高了约17.5 dB。
关键词
时间交替采样
时钟抖动
模数转换器
锁相放大器
信噪比
Keywords
time alternate sampling
clock jitter
analog-to-digital converter(ADC)
lock-in amplifier
signal-to-noise ratio
分类号
TM932 [电气工程—电力电子与电力传动]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于时钟树机制的超高速数字锁相放大系统
邱亮
茆
亚洲
彭滟
朱亦鸣
《数据采集与处理》
CSCD
北大核心
2019
4
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部