将DDS技术应用于超短波射频通信频率源中,比较了几种常见的小步进频率源的设计方案,设计实现了一种"锁相环-直接数字频率合成器-锁相环"(PLL+DDS+PLL)结构的高性能频率源。与传统的频率源设计相比,新的设计更能够满足工程应用过...将DDS技术应用于超短波射频通信频率源中,比较了几种常见的小步进频率源的设计方案,设计实现了一种"锁相环-直接数字频率合成器-锁相环"(PLL+DDS+PLL)结构的高性能频率源。与传统的频率源设计相比,新的设计更能够满足工程应用过程中小步进、低相噪、高集成度的需求;设计频率源输出频率范围为1 766.5~1 771.5 MHz,步进0.000 5 Hz,相位噪声在距输出频率10 k Hz处小于–95 d Bc,杂散抑制度优于70 d Bc。展开更多
采用LTCC技术实现滤波器时,大电感值会引起加工复杂、寄生参数多等问题。文中通过部分电路等效法(PEEC)、三角形和星形联结等效变换法,将二阶直接耦合滤波器中的三角形连接电感等效为两个并联的耦合电感,减少了电感数量及感值。使得滤...采用LTCC技术实现滤波器时,大电感值会引起加工复杂、寄生参数多等问题。文中通过部分电路等效法(PEEC)、三角形和星形联结等效变换法,将二阶直接耦合滤波器中的三角形连接电感等效为两个并联的耦合电感,减少了电感数量及感值。使得滤波器的设计复杂程度降低,标准化程度及一致性更高,封装更小。最终实现了一个中心频率70 MHz、相对带宽14.28%、插入损耗1.83 d B、回波损耗<-15 d B的小型化中频滤波器。展开更多
文摘将DDS技术应用于超短波射频通信频率源中,比较了几种常见的小步进频率源的设计方案,设计实现了一种"锁相环-直接数字频率合成器-锁相环"(PLL+DDS+PLL)结构的高性能频率源。与传统的频率源设计相比,新的设计更能够满足工程应用过程中小步进、低相噪、高集成度的需求;设计频率源输出频率范围为1 766.5~1 771.5 MHz,步进0.000 5 Hz,相位噪声在距输出频率10 k Hz处小于–95 d Bc,杂散抑制度优于70 d Bc。
文摘采用LTCC技术实现滤波器时,大电感值会引起加工复杂、寄生参数多等问题。文中通过部分电路等效法(PEEC)、三角形和星形联结等效变换法,将二阶直接耦合滤波器中的三角形连接电感等效为两个并联的耦合电感,减少了电感数量及感值。使得滤波器的设计复杂程度降低,标准化程度及一致性更高,封装更小。最终实现了一个中心频率70 MHz、相对带宽14.28%、插入损耗1.83 d B、回波损耗<-15 d B的小型化中频滤波器。