期刊文献+
共找到79篇文章
< 1 2 4 >
每页显示 20 50 100
基于权重的超大规模集成电路布图规划算法 被引量:6
1
作者 赵长虹 陈建 +2 位作者 晓方 孙劼 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第7期994-998,共5页
针对超大规模集成电路布图规划问题各个模块的面积以及长边长度的不同,提出权重的概念,并根据各个模块权重的不同;在优化过程中以不同概率选择相应的模块,克服了原有算法以相同的概率选择各个模块的缺点,达到了更好的布图规划效果.
关键词 布图规划 权重
下载PDF
H.264反变换反量化器的硬件设计 被引量:5
2
作者 赵爽 王勇 +1 位作者 晓方 《微电子学与计算机》 CSCD 北大核心 2008年第1期144-148,共5页
针对高清电视应用,实现了面向H.264主层面CABAC解码模块输出之后的宏块残差的顺序调整、反变换和反量化操作。借助高效组织的SRAM,本设计有效地连接了残差调序和反变换反量化两个部分,硬件资源得以充分利用,较好地解决了残差调序的时间... 针对高清电视应用,实现了面向H.264主层面CABAC解码模块输出之后的宏块残差的顺序调整、反变换和反量化操作。借助高效组织的SRAM,本设计有效地连接了残差调序和反变换反量化两个部分,硬件资源得以充分利用,较好地解决了残差调序的时间瓶颈。同时,根据帧内帧间预测情况下亮度和色度的反变换反量化的算法,通过适当变换,采用同一块电路实现了所有情况下的操作。 展开更多
关键词 高清电视 H.264 主层面 反变换 反量化
下载PDF
对数/指数算法的改进及其VLSI实现 被引量:6
3
作者 赵海燕 晓方 《计算机工程与应用》 CSCD 北大核心 2007年第7期104-107,共4页
提出了一种二进制数的指数/对数运算的线性近似的改进算法,并VLSI实现。该算法能较好地提高精度,相比于现有最新文献提出的算法,对数运算的相对误差减少了46.1%,指数运算的相对误差减少了32.2%。实现时,设计了前导1探测电路和减小误差... 提出了一种二进制数的指数/对数运算的线性近似的改进算法,并VLSI实现。该算法能较好地提高精度,相比于现有最新文献提出的算法,对数运算的相对误差减少了46.1%,指数运算的相对误差减少了32.2%。实现时,设计了前导1探测电路和减小误差的误差补偿电路。该算法VLSI实现简单,只需组合逻辑就能在一个时钟周期内得到计算结果。 展开更多
关键词 对数/指数运算 线性近似 硬件实现
下载PDF
一种基于JTAG的软硬件协同SOC调试接口 被引量:5
4
作者 刘洋 吴王华 +1 位作者 晓方 《微电子学与计算机》 CSCD 北大核心 2007年第11期34-37,共4页
提出了一种处理器片上调试系统。使用科学的设计方法学完成了硬件与软件部分的设计,采用优化策略改进了硬件部分,得到了测试覆盖率高、稳定性较高、实时性较好的可调试SOC。软件部分通过层次化设计,连接硬件和UI,具有一定的价值。
关键词 JTAG 软硬件协同 全寄存器长链 无缝切换 长短链结合
下载PDF
时钟延时及偏差最小化的缓冲器插入新算法 被引量:2
5
作者 曾璇 丽丽 +2 位作者 黄晟 李威 《电子学报》 EI CAS CSCD 北大核心 2001年第11期1458-1462,共5页
本文提出了以最小时钟延时和时钟偏差为目标的缓冲器插入新算法 .基于Elmore延时模型 ,我们得到相邻缓冲器间的延时是缓冲器在时钟树中位置的凸函数 .当缓冲器布局使所有缓冲器间延时函数具有相同导数值时 ,时钟延时达到最小 ;当所有源... 本文提出了以最小时钟延时和时钟偏差为目标的缓冲器插入新算法 .基于Elmore延时模型 ,我们得到相邻缓冲器间的延时是缓冲器在时钟树中位置的凸函数 .当缓冲器布局使所有缓冲器间延时函数具有相同导数值时 ,时钟延时达到最小 ;当所有源到各接收端点路径的延时函数值相等时 ,时钟偏差达到最小 .对一棵给定的时钟树 ,我们在所有从源点到各接收端点路径上插入相同层数的缓冲器 ,通过优化缓冲器的位置实现时钟延时最小 ;通过调整缓冲器尺寸和增加缓冲器层数 ,实现时钟偏差最小 . 展开更多
关键词 偏差最小化 集成电路 缓冲器插入 算法 时钟延时 VLSI
下载PDF
湖南黄桑国家级自然保护区珍稀植物资源调查 被引量:5
6
作者 建军 喻勋林 《湖南林业科技》 2015年第1期64-69,共6页
采用野外调查和标本采集等方法,对湖南黄桑国家级自然保护区珍稀植物资源进行了调查。结果表明:(1)黄桑自然保护区有珍稀植物36科49属64种,其中国家级保护植物25种,占湖南省的31.52%;省级保护植物有39种,占湖南省的33.65%。(2)珍稀种子... 采用野外调查和标本采集等方法,对湖南黄桑国家级自然保护区珍稀植物资源进行了调查。结果表明:(1)黄桑自然保护区有珍稀植物36科49属64种,其中国家级保护植物25种,占湖南省的31.52%;省级保护植物有39种,占湖南省的33.65%。(2)珍稀种子植物33科可划分成7个分布区类型,以热带分布相关的科为主(11科,33.33%),与北温带分布相关(9科,27.27%),与东亚分布相关(7科,21.22%);46属可划分成11种分布区类型,其中热带分布占优势(14属,30.43%),温带分布(11属,23.91%),中国特有(18属,7.39%),东亚分布(7属15.21%),东亚和北美洲间断分布(5属,10.86%),世界广布(1属,2.17%);(3)在生活型方面,以高位芽植物为主,49种占总种数的76.56%;以乔木为主,44种占总种数的68.75%。 展开更多
关键词 生物多样性 珍稀植物 调查 湖南黄桑
下载PDF
USB2.0主机控制器片上系统软硬件协同设计研究 被引量:2
7
作者 黄宏 唐晓燕 +2 位作者 晓方 闵昊 《计算机工程》 EI CAS CSCD 北大核心 2006年第13期225-227,共3页
以USB2.0主机控制器片上系统为设计对象,提出了一种基于事务管理、面向控制流的软硬件协同设计方法和步骤。在这一设计策略框架下,对USB2.0主机控制器进行设计,分析了其中的硬件调度单元,并利用0.18μm CMOS工艺在EDA工具上实现。最后... 以USB2.0主机控制器片上系统为设计对象,提出了一种基于事务管理、面向控制流的软硬件协同设计方法和步骤。在这一设计策略框架下,对USB2.0主机控制器进行设计,分析了其中的硬件调度单元,并利用0.18μm CMOS工艺在EDA工具上实现。最后通过比较表明,面向控制流的软硬件协同设计方法,对复杂协议处理为主的片上系统集成,具有设计周期短、适应性强的优点。 展开更多
关键词 片上系统 软硬件协同设计 USB2.0主机控制器
下载PDF
结合高级正向推理过程的可满足性问题解决器 被引量:3
8
作者 丁敏 唐璞山 《中国科学(E辑)》 CSCD 北大核心 2005年第4期426-438,共13页
提出了一个可满足性问题解决器,它结合了DPLL(Davis Putnam Loge-mann and Loveland)算法和作为高级推理技术之一的失败性文字检查(FLD,FailedLiteral Detection)技术.在失败性文字检查技术中,又提出了动态筛选方法,它包含了两条规则:... 提出了一个可满足性问题解决器,它结合了DPLL(Davis Putnam Loge-mann and Loveland)算法和作为高级推理技术之一的失败性文字检查(FLD,FailedLiteral Detection)技术.在失败性文字检查技术中,又提出了动态筛选方法,它包含了两条规则:内部和外部筛选.在保证能在每个决策层上发现大部分失败性文字的同时,降低了失败性文字检查所测试的文字数目及相应的计算时间.不同于其他类型的预定义的删除标准,在这一方法中文字的删除是动态的,从这点上讲,文中的失败性文字检查算法可以适应不同类型的测试基准实例.许多不必要的测试可以被避免,因而提高了失败性文字检查的计算速度.为了进一步提高失败性文字检查的效率,故此还增加了其他静态的测试约束.实验表明,经过优化后的失败性文字检查算法的效率明显高于其他的高级正向推理技术. 展开更多
关键词 问题解决 可满足性 推理过程 高级 正向 推理技术 检查技术 筛选方法 计算时间 测试基准 计算速度 and 算法 决策层 中文字 动态 删除 类型
原文传递
一种考虑漏电流功耗的快速校正线性模型的瞬态热分析方法
9
作者 陈德政 严超 +3 位作者 严昌浩 朱恒亮 曾璇 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2023年第1期69-82,共14页
随着集成电路特征尺寸不断缩小,三维集成电路越来越受重视。然而,由于三维集成电路采用多层堆叠,导致芯片内部能量密度极高、散热困难。因此,精确的三维集成电路热分析是控制三维集成电路温度的重要前提。此外,实验结果表明稳态和瞬态... 随着集成电路特征尺寸不断缩小,三维集成电路越来越受重视。然而,由于三维集成电路采用多层堆叠,导致芯片内部能量密度极高、散热困难。因此,精确的三维集成电路热分析是控制三维集成电路温度的重要前提。此外,实验结果表明稳态和瞬态热分析的温度差异可高达60 K,因此,在某些温度敏感的关键场景中,快速、准确的瞬态热分析是必不可少的。基于已有文献提出的漏电功耗校正线性模型稳态热分析方法,本文进一步提出了快速校正线性模型方法应用于瞬态热分析问题中。该方法采用后向欧拉法对时间进行离散,并通过减少每个时刻点中迭代方程雅可比矩阵的更新以提高计算效率。实验结果表明:本文提出的方法在最高温差不超过0.521 K的精度下,相比已有的方法有约1.3~3.1倍的加速效果。 展开更多
关键词 三维集成电路 瞬态热分析 泄漏功耗 校正线性模型
下载PDF
动静态结合排序决策的可满足性问题解决器 被引量:3
10
作者 罗二海 荆明娥 +2 位作者 尹文波 唐璞山 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第10期1472-1477,共6页
采用冲突驱动回溯、两观察变量法等思想,静态分析和动态更新相结合的排序决策,鼓励冲突,尽早剪除不满足解空间,提高算法速度.根据变量正反文字出现次数的乘积进行初始排序,优先考虑正反文字出现次数较多变量的赋值;采用冲突驱动、动态... 采用冲突驱动回溯、两观察变量法等思想,静态分析和动态更新相结合的排序决策,鼓励冲突,尽早剪除不满足解空间,提高算法速度.根据变量正反文字出现次数的乘积进行初始排序,优先考虑正反文字出现次数较多变量的赋值;采用冲突驱动、动态更新变量顺序、优先考虑发生冲突子句中变量的赋值,尽可能避免当前冲突.实验结果表明:与采用其他决策策略的解决器相比,文中的解决器拥有一定的速度优势. 展开更多
关键词 可满足性问题 DPLL 决策 冲突
下载PDF
针对嵌入式系统的存储器管理单元设计
11
作者 朱贺飞 陆超 +2 位作者 晓方 闵昊 《计算机工程与应用》 CSCD 北大核心 2007年第1期96-99,共4页
针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率。快表失效时,设计了专门的硬件来实现页表查询及快表填充,处理速度明显优于... 针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率。快表失效时,设计了专门的硬件来实现页表查询及快表填充,处理速度明显优于软件。论文设计的MMU能够很好地和Linux配合,完成地址映射及存储权限管理。 展开更多
关键词 嵌入式系统 存储鑫管理单元 快表
下载PDF
启发式极性决策算法解SAT问题 被引量:3
12
作者 荆明娥 +2 位作者 唐璞山 晓方 张华 《中国科学(E辑)》 CSCD 北大核心 2007年第12期1597-1606,共10页
提出了一种启发式极性决策的可满足性问题(SAT)新算法.该算法继承了当前SAT解决器的许多策略:快速BCP、子句记录、重启动搜索等.同时,该算法通过预先根据Karnaugh图的覆盖分布计算变量极性,将其加入到DPLL的决策过程中,大大降低了搜索... 提出了一种启发式极性决策的可满足性问题(SAT)新算法.该算法继承了当前SAT解决器的许多策略:快速BCP、子句记录、重启动搜索等.同时,该算法通过预先根据Karnaugh图的覆盖分布计算变量极性,将其加入到DPLL的决策过程中,大大降低了搜索过程中的冲突次数.实验表明采用该算法的解决器——DiffSat,能够解决许多目前最有效的解决器Zchaff和MiniSat所不能解决的实例.尤其是对于Bart基准系列中的每个实例,DiffSat都能够在0.03s内解决,而Zchaff和MiniSat在给定的900s内不能够解决大部分实例.而且,DiffSat解决器在某些实例上的特性远远优于具有代表性的基于不完全随机算法的解决器DLM. 展开更多
关键词 可满足性问题 DPLL 完全算法 变量决策
原文传递
一种高性能CABAC解码器结构
13
作者 王勇 詹陈长 +2 位作者 赵爽 晓方 《计算机工程与应用》 CSCD 北大核心 2007年第14期94-97,109,共5页
针对高清晰数字电视应用,提出了一种针对H.264标准的CABAC硬件解码器结构。通过高效的SRAM组织,在提高解码器访问SRAM的效率的同时减小了SRAM的面积。高效的解码器架构设计,使得每一个时钟周期可解码1bit的语法元素,与软件和现有解码器... 针对高清晰数字电视应用,提出了一种针对H.264标准的CABAC硬件解码器结构。通过高效的SRAM组织,在提高解码器访问SRAM的效率的同时减小了SRAM的面积。高效的解码器架构设计,使得每一个时钟周期可解码1bit的语法元素,与软件和现有解码器相比提高了解码速度。可以通过全硬件的方式解码基于主规范(main profile)的H.264码流,满足高清晰数字电视的要求。 展开更多
关键词 高清晰数字电视 H.264 CABAC 语法元素
下载PDF
10种湖南省种子植物新记录种 被引量:3
14
作者 建军 +3 位作者 黎明 刘应志 喻勋林 《湖南林业科技》 2015年第3期35-38,共4页
记述了湖南省种子植物分布新纪录种10种。这些新记录种隶属于7科、10属,分别是山卷耳、思茅厚皮香、迎春樱桃、西桦、嵩明省沽油、山东万寿竹、海南蜘蛛抱蛋、广西柳叶箬、蛊羊茅、卵花甜茅等。
关键词 种子植物 新纪录种 湖南省 黄桑国家级自然保护区
下载PDF
模拟大规模电路的快速频域小波配置法 被引量:1
15
作者 黄晟 曾璇 +1 位作者 王健 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2002年第8期867-873,共7页
提出了一种求解状态方程的方法 :频域快速小波配置法 .通过将状态方程转入频域求解 ,并对输出变量直接进行小波展开 .这一方法比原有的时域快速小波配置法大大减少了未知变量的数目 ,从而使计算速度和存储空间都有很大程度的改善 .由于... 提出了一种求解状态方程的方法 :频域快速小波配置法 .通过将状态方程转入频域求解 ,并对输出变量直接进行小波展开 .这一方法比原有的时域快速小波配置法大大减少了未知变量的数目 ,从而使计算速度和存储空间都有很大程度的改善 .由于小波函数及其反变换均有显式的数学表达式 ,这一方法在得到频域解析近似解的同时就可以获得时域解析近似解 ,无须在计算过程中进行耗时的数值积分反变换 .同时通过自适应算法的引入 ,这一方法可以有效提高计算效率 . 展开更多
关键词 模拟 大规模电路 频域模拟 快速小波配置 线性电路 状态方程 集成电路
下载PDF
基于物理设计约束的模拟电路尺寸设计的优化算法GMSGA 被引量:3
16
作者 梁生欣 王梦硕 +3 位作者 杨帆 严昌浩 曾璇 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2019年第5期605-612,共8页
在模拟电路自动化尺寸设计方法中,基于仿真的方法精度高但耗时巨大.考虑到物理设计的约束,基于优化的模拟电路尺寸设计问题可以看作混合整数规划问题,然而利用传统的方法解决这类问题耗时巨大.为了解决该问题,本文提出一种新的优化算法... 在模拟电路自动化尺寸设计方法中,基于仿真的方法精度高但耗时巨大.考虑到物理设计的约束,基于优化的模拟电路尺寸设计问题可以看作混合整数规划问题,然而利用传统的方法解决这类问题耗时巨大.为了解决该问题,本文提出一种新的优化算法:混合高斯采样贪婪算法(GMSGA).该算法首先基于混合高斯过程采样的方法获得约束侵犯和较小的良好的起始点,随后将混合整数规划问题近似地分解为整数规划问题和连续变量优化问题分别求解,其中:整数规划问题采用了一种贪婪算法,这极大地减少了仿真次数;连续变量优化采用序列二次规划算法,用来对结果进行局部优化.为验证算法的效率和可靠性,我们利用该算法了设计一个ADC中的运算放大器和E类功放.实验结果表明:相较于其他算法,该算法在相同的仿真次数下多次实验可以得到更好的优化结果. 展开更多
关键词 模拟电路自动化 物理设计 混合整数规划 贪婪算法
下载PDF
基于RSM和均匀试验的IC成品率设计方法 被引量:2
17
作者 荆明娥 +2 位作者 马晓华 马佩军 郝跃 《电路与系统学报》 CSCD 北大核心 2005年第3期89-92,共4页
本文给出了一种基于均匀试验设计的响应表面模型,同时得到该模型在VLSI集成电路参数成品率中的优化方法。本方法首先对电路的关键参数进行扫描,确定满足电路基本性能时的参数变化范围。在此范围内,可对电路参数进行以数论方法为基础的... 本文给出了一种基于均匀试验设计的响应表面模型,同时得到该模型在VLSI集成电路参数成品率中的优化方法。本方法首先对电路的关键参数进行扫描,确定满足电路基本性能时的参数变化范围。在此范围内,可对电路参数进行以数论方法为基础的均匀试验设计和建立响应表面。对拟合得到的响应表面模型进行CV拟合检验,求出最佳的电路设计值。本方法适用于集成电路的工艺、器件和电路级的模拟。 展开更多
关键词 均匀试验设计 响应表面方法(RSM) 参数成品率 统计和优化
下载PDF
针对嵌入式系统的低功耗存储器管理单元设计 被引量:2
18
作者 朱贺飞 陆超 +2 位作者 晓方 闵昊 《计算机工程》 CAS CSCD 北大核心 2007年第5期226-228,共3页
针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的低功耗存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率,降低指令快表命中时的功耗37.07%。两级比较结构的内容寻址存储器与传... 针对Linux操作系统,实现了面向32位RSIC嵌入式处理器的低功耗存储器管理单元。通过在指令快表中增加预比较电路,提高了处理器连续访问同一虚拟页面时的地址转换效率,降低指令快表命中时的功耗37.07%。两级比较结构的内容寻址存储器与传统结构相比,在失效和命中时分别可以取得44.98%和74.94%的功耗节省。该文设计的存储器管理单元能够很好地和Linux配合,完成地址映射及存储权限管理。 展开更多
关键词 嵌入式系统 低功耗 存储器管理单元 快表
下载PDF
一种低功耗高精度Sigma-Delta调制器 被引量:2
19
作者 詹陈长 晓方 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第3期375-379,共5页
提出了一种改进的三阶单环Sigma-Delta调制器,噪声传递函数采用前馈方式实现极点,降低了积分器输出信号的幅度,从而降低功耗;采用局部反馈实现零点,从而优化了输出信噪比。采用0.35μm CMOS工艺设计了该调制器,过采样率128,信号带宽24k... 提出了一种改进的三阶单环Sigma-Delta调制器,噪声传递函数采用前馈方式实现极点,降低了积分器输出信号的幅度,从而降低功耗;采用局部反馈实现零点,从而优化了输出信噪比。采用0.35μm CMOS工艺设计了该调制器,过采样率128,信号带宽24kHz,分辨率16bit,在3.3V工作电压下,模拟电路部分功耗2.7mW,数字部分功耗0.5mW。电路用开关电容技术实现,在HSPICE中通过多工艺角验证。 展开更多
关键词 低功耗 高精度 Sigma—Delta调制器 互补金属氧化物半导体
下载PDF
低管脚数接口在USB2.0主机控制器中的应用 被引量:1
20
作者 唐晓燕 晓方 +1 位作者 闵昊 《微电子学与计算机》 CSCD 北大核心 2007年第8期76-78,82,共4页
在复杂SOC设计中,通常外围众多的输入输出单元会造成芯片总面积较大、后续封装和布局的成本提高。针对该问题分析了一种通用的低管脚数优化设计模型,将其应用于USB2.0主机控制器的链路层和物理层接口,用Verilog硬件描述语言实现了RTL级... 在复杂SOC设计中,通常外围众多的输入输出单元会造成芯片总面积较大、后续封装和布局的成本提高。针对该问题分析了一种通用的低管脚数优化设计模型,将其应用于USB2.0主机控制器的链路层和物理层接口,用Verilog硬件描述语言实现了RTL级电路并做FPGA验证。通过数据分析表明,该设计有效地降低了芯片的总面积和制版复杂度,达到了设计目标。 展开更多
关键词 低管脚数接口 UTMI+协议 ULPI协议 输入输出单元限制 内核限制
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部