期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
中央厨房油烟净化排放系统设计分析
1
作者 付成云 李斌 史君 《中国科技期刊数据库 工业A》 2024年第1期0149-0152,共4页
中央厨房建设项目日渐增多,建设标准化势在必行,从前期规划到设计、施工建设需要注意的事项也很多,尤其在废气污染物排放方面与通常意义的餐饮企业还是有着很大差别。本文针对中央厨房特定建筑类型的通风、油烟净化设计的特点,结合实际... 中央厨房建设项目日渐增多,建设标准化势在必行,从前期规划到设计、施工建设需要注意的事项也很多,尤其在废气污染物排放方面与通常意义的餐饮企业还是有着很大差别。本文针对中央厨房特定建筑类型的通风、油烟净化设计的特点,结合实际工程应用案例,对比分析不同设计计算方案、油烟净化原理、实际应用效果等内容,为同类项目规划设计、施工建设提供有效参考。 展开更多
关键词 中央厨房 油烟净化 设计计算
下载PDF
关于食品加工车间空调通风系统设计分析
2
作者 史君 付成云 +1 位作者 钱建彪 靳丹 《中文科技期刊数据库(文摘版)工程技术》 2024年第11期028-031,共4页
食品加工车间是食品生产过程中至关重要的环境之一,其中的空调通风与防排烟设计直接关系到食品安全和生产环境的质量。良好的空调通风系统不仅可以维持适宜的生产环境条件,还可以保障食品生产过程中的卫生安全和生产效率。同时,防排烟... 食品加工车间是食品生产过程中至关重要的环境之一,其中的空调通风与防排烟设计直接关系到食品安全和生产环境的质量。良好的空调通风系统不仅可以维持适宜的生产环境条件,还可以保障食品生产过程中的卫生安全和生产效率。同时,防排烟设计也是食品加工车间内必不可少的重要环节,它能够有效地防范火灾风险,保障生产人员和设备的安全。本文将重点讨论食品加工车间内的空调通风与防排烟设计,以供参考。 展开更多
关键词 食品加工车间 空调通风 防排烟 设计
下载PDF
倒装焊结构对太赫兹对数周期天线的影响(英文)
3
作者 郝海东 史君 +3 位作者 成立峰 赵修臣 王兵 吕昕 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2017年第4期393-396,共4页
设计了一种倒装焊结构,用于340 GHz的肖特基二极管探测器.探测单元是基于砷化镓(GaA s)工艺设计的.薄膜陶瓷支撑层旨在为太赫兹检测单元提供封装.通常,导电胶用作天线和输出电路之间的附接.分别对倒装焊结构和无倒装焊结构(类引线键合结... 设计了一种倒装焊结构,用于340 GHz的肖特基二极管探测器.探测单元是基于砷化镓(GaA s)工艺设计的.薄膜陶瓷支撑层旨在为太赫兹检测单元提供封装.通常,导电胶用作天线和输出电路之间的附接.分别对倒装焊结构和无倒装焊结构(类引线键合结构)模型对太赫兹接收天线性能的影响进行研究.为了比较的目的,使用相同的测试系统表征FC结构模型和无FC结构模型(引线键合结构).通过引线键合与倒装焊测试增益的结果比较,表明倒装焊结构可以作为大规模太赫兹检测阵列封装的低成本解决方案. 展开更多
关键词 太赫兹 倒装焊 对数周期天线 太赫兹封装 薄膜陶瓷 肖特基二极管
下载PDF
Hybrid phase-locked loop with fast locking time and low spur in a 0.18-μm CMOS process
4
作者 朱思衡 司黎明 +2 位作者 郭超 史君 朱卫仁 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第7期748-753,共6页
We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a... We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a wide-band single-path PLL and a narrow-band dual-path PLL in a transient state and a steady state, respectively, by changing the loop bandwidth according to the gain of voltage controlled oscillator (VCO) and the resister of the loop filter. The hybrid PLL is implemented in a 0.18-μm complementary metal oxide semiconductor (CMOS) process with a total die area of 1.4×0.46 mm2. The measured results exhibit a reference spur level of lower than -73 dB with a reference frequency of 10 MHz and a settling time of 20 μs with 40 MHz frequency jump at 2 GHz. The total power consumption of the hybrid PLL is less than 27 mW with a supply voltage of 1.8 V. 展开更多
关键词 phase-locked loop (PLL) fast locking time low spur complementary metal oxide semiconductor(CMOS)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部