期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于OpenOCD和DAP的嵌入式远程调试系统研究与设计
被引量:
9
1
作者
余
梓
奇
章建雄
+1 位作者
马鹏
阎燕山
《电子设计工程》
2017年第22期149-153,共5页
为了解决传统调试器与自主可控芯片兼容性不强的问题,文中针对自主设计的一款嵌入式CPU,分析了远程调试的原理,研究并设计了一种基于OpenOCD和DAP(调试访问端口)的远程调试系统。该系统通过OpenOCD向目标芯片发送调试命令,经过JTAG仿真...
为了解决传统调试器与自主可控芯片兼容性不强的问题,文中针对自主设计的一款嵌入式CPU,分析了远程调试的原理,研究并设计了一种基于OpenOCD和DAP(调试访问端口)的远程调试系统。该系统通过OpenOCD向目标芯片发送调试命令,经过JTAG仿真器传给目标芯片的JTAG接口,并通过DAP生成总线事务完成调试操作。经实际应用表明,该系统支持插入断点、单步执行、读写寄存器和存储空间等调试功能,可作为GDB服务程序与GDB集成以实现更强大的调试功能,具有兼容性强,稳定性强,可扩展性好的特点。
展开更多
关键词
远程调试
OpenOCD
调试访问端口
JTAG仿真器
下载PDF
职称材料
一种支持多个FIQ的向量中断控制器设计
2
作者
朱席鼎
张涛
+1 位作者
余
梓
奇
胡知川
《计算机工程》
CAS
CSCD
北大核心
2017年第12期60-64,共5页
为降低多个中断源被分配为快速中断请求(FIQ)时的时间开销,设计一种用于FIQ中断源识别和优先级仲裁的向量中断控制器。采用Verilog语言完成硬件描述,通过Modelsim仿真和FPGA验证,实现基于SMIC0.13μm CMOS工艺的综合布局布线工作。仿真...
为降低多个中断源被分配为快速中断请求(FIQ)时的时间开销,设计一种用于FIQ中断源识别和优先级仲裁的向量中断控制器。采用Verilog语言完成硬件描述,通过Modelsim仿真和FPGA验证,实现基于SMIC0.13μm CMOS工艺的综合布局布线工作。仿真和验证结果表明,该向量中断控制器的面积为0.107 mm^2,平均功耗为3.56 mW,工作频率为80 MHz,可满足移动通信宽带射频片上系统芯片的实时性需求。
展开更多
关键词
向量中断控制器
快速中断请求
中断优先级
片上系统
先进高性能总线
下载PDF
职称材料
题名
基于OpenOCD和DAP的嵌入式远程调试系统研究与设计
被引量:
9
1
作者
余
梓
奇
章建雄
马鹏
阎燕山
机构
中国电子科技集团第三十二研究所
中国航空无线电电子研究所
出处
《电子设计工程》
2017年第22期149-153,共5页
文摘
为了解决传统调试器与自主可控芯片兼容性不强的问题,文中针对自主设计的一款嵌入式CPU,分析了远程调试的原理,研究并设计了一种基于OpenOCD和DAP(调试访问端口)的远程调试系统。该系统通过OpenOCD向目标芯片发送调试命令,经过JTAG仿真器传给目标芯片的JTAG接口,并通过DAP生成总线事务完成调试操作。经实际应用表明,该系统支持插入断点、单步执行、读写寄存器和存储空间等调试功能,可作为GDB服务程序与GDB集成以实现更强大的调试功能,具有兼容性强,稳定性强,可扩展性好的特点。
关键词
远程调试
OpenOCD
调试访问端口
JTAG仿真器
Keywords
remote debugging
OpenOCD
debug access port
JTAG emulator
分类号
TP302.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种支持多个FIQ的向量中断控制器设计
2
作者
朱席鼎
张涛
余
梓
奇
胡知川
机构
武汉科技大学信息科学与工程学院
中国电子科技集团公司第三十二研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2017年第12期60-64,共5页
基金
冶金自动化与检测技术教育部工程研究中心开放基金(MADT201607)
湖北省教育厅科学技术研究计划青年人才项目(Q20161105)
文摘
为降低多个中断源被分配为快速中断请求(FIQ)时的时间开销,设计一种用于FIQ中断源识别和优先级仲裁的向量中断控制器。采用Verilog语言完成硬件描述,通过Modelsim仿真和FPGA验证,实现基于SMIC0.13μm CMOS工艺的综合布局布线工作。仿真和验证结果表明,该向量中断控制器的面积为0.107 mm^2,平均功耗为3.56 mW,工作频率为80 MHz,可满足移动通信宽带射频片上系统芯片的实时性需求。
关键词
向量中断控制器
快速中断请求
中断优先级
片上系统
先进高性能总线
Keywords
Vectored Interrupt Controller (VIC)
Fast Interrupt Request (FIQ)
interrupt priority level
System on Chip ( SoC )
Advanced High-performance Bus ( AHB )
分类号
TP332 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于OpenOCD和DAP的嵌入式远程调试系统研究与设计
余
梓
奇
章建雄
马鹏
阎燕山
《电子设计工程》
2017
9
下载PDF
职称材料
2
一种支持多个FIQ的向量中断控制器设计
朱席鼎
张涛
余
梓
奇
胡知川
《计算机工程》
CAS
CSCD
北大核心
2017
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部