期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
数字电路故障诊断 被引量:10
1
作者 周继承 黎飞 肖庆中 《应用科技》 CAS 2008年第2期29-32,共4页
针对目前数字电路开发和生产过程中对电路的故障诊断效率低下的问题,开发了故障诊断定位软件,能有效地对数字电路中的固定故障和桥接故障进行诊断定位,应用该软件能有效地缩短查找数字电路中故障的时间,对提高数字电路的开发速度具有重... 针对目前数字电路开发和生产过程中对电路的故障诊断效率低下的问题,开发了故障诊断定位软件,能有效地对数字电路中的固定故障和桥接故障进行诊断定位,应用该软件能有效地缩短查找数字电路中故障的时间,对提高数字电路的开发速度具有重大的现实意义. 展开更多
关键词 数字电路 固定故障 桥接故障 故障诊断
下载PDF
基于极小碰集求解算法的测试向量集约简 被引量:3
2
作者 欧阳丹彤 陈晓艳 +2 位作者 叶靖 邓召勇 张立明 《计算机研究与发展》 EI CSCD 北大核心 2019年第11期2448-2457,共10页
自动测试向量生成的目的是对特定的故障模型确定1个高质量测试向量集使得芯片(设计)的故障覆盖率达到期望值,在芯片测试中是非常重要的环节.TetraMAX ATPG 2018是众多ATPG工具中功能最强、最易于使用的自动测试向量生成工具,可以在很短... 自动测试向量生成的目的是对特定的故障模型确定1个高质量测试向量集使得芯片(设计)的故障覆盖率达到期望值,在芯片测试中是非常重要的环节.TetraMAX ATPG 2018是众多ATPG工具中功能最强、最易于使用的自动测试向量生成工具,可以在很短的时间内生成具有高故障覆盖率的高质量测试向量集.提出基于极小碰集求解算法的极小完全测试向量集求解算法,通过对测试向量集约简问题重新建模,利用极小碰集求解算法对TetraMAX ATPG 2018产生的测试向量集进行约简.利用这一算法可以有效地缩减测试向量集规模,且保证其故障覆盖率不变,对降低芯片的测试成本有着重要的现实意义.实验针对固定型故障,结果表明:该算法具有良好的约简效果,而且可以保证所得测试向量集中不包含冗余的测试向量. 展开更多
关键词 电路测试 自动测试向量生成 测试向量集 约简 故障覆盖率 极小碰集 固定型故障
下载PDF
大规模数字集成电路标准矩阵功能测试新方法 被引量:2
3
作者 徐拾义 《计算机工程与科学》 CSCD 2005年第4期31-35,91,共6页
本文提出了一种对 VLSI电路功能测试的方法,可以同时检测和定位 VLSI电路输入和输出端上的固定故障和桥接故障,而不需要知道它们的内部逻辑结构。因而,对于简化测试过程、降低测试成本, 具有十分重要的实际意义。
关键词 大规模数字集成电路 VLSI 列交换算法 标准矩阵 功能测试
下载PDF
A New Classification of Path-Delay Fault Testability in Terms of Stuck-at Faults
4
作者 SubhashisMajumder BhargabB.Bhattacharya +1 位作者 VishwaniD.Agrawal MichaelL.Bushnell 《Journal of Computer Science & Technology》 SCIE EI CSCD 2004年第6期955-964,共10页
A new classification of path-delay fault testability in a combinational circuit is presented in terms of testability of stuck-at faults in an equivalent circuit. Earlier results describing correlation of path-delay an... A new classification of path-delay fault testability in a combinational circuit is presented in terms of testability of stuck-at faults in an equivalent circuit. Earlier results describing correlation of path-delay and stuck-at faults are either incomplete, or use a complex model of equivalent circuit based on timing parameters. It is shown here that a path-delay fault (rising or falling) is testable if and only if certain single or multiple stuck-at fault in the equivalent circuit is testable. Thus, all aspects of path-delay faults related to testability under various classification schemes can be interpreted using the stuck-at fault model alone. The results unify most of the existing concepts and provide a better understanding of path-delay faults in logic circuits. Keywords delay fault - false path - redundancy - stuck-at fault Regular PaperThis work was funded in part by Motorola India Electronics Ltd., Bangalore 560042, India.An earlier version of this paper appeared in the Proceedings of the 12th Int. Coaf. VLSI Design, Jan. 1999.Subhashis Majumder is a professor and course leader for the Computer Science and Engineering Department of International Institute of Information Technology, Kolkata. He started his career in Texas Instruments India Pvt. Ltd. and has over seven years of industry experience. He received his M. Tech degree in computer science from the Indian Statistical Institute, Kolkata in 1996. His undergraduate work was done in the Electronics and Telecommunication Engineering Dept. of the Jadvpur University, Koikata. He also worked as a research assistant in the Computer Eng. Dept. of Rutgers University for a year. He has led product development teams working on protocol stack development as well as VoIP. His current areas of interest include delay fault testing, wire routing, partitioning, approximation algorithms, and application of computational geometry to CAD problems.Bhargab B. Bhattacharya received the B.Sc. degree in physics from the Presidency College, Calcutta, the B.Tech. and M.Tech. 展开更多
关键词 delay fault false path REDUNDANCY stuck-at fault
原文传递
用可测性设计的方法设计PLA
5
作者 朱恒静 张卓 《电子产品可靠性与环境试验》 2001年第1期10-13,共4页
全面、有效地测试PLA ,是保证PLA类产品可靠性的重要手段。在设计的同时就考虑其测试问题 ,是解决PLA测试问题行之有效的方法。介绍了怎样用可测性设计的方法解决PLA的测试问题 ,给出了几种具体的实施方案 。
关键词 可测性设计 可编程逻辑阵列 数字电路 设计
下载PDF
基于故障插入的电路抗老化输入矢量生成研究
6
作者 刘士兴 程龙 +2 位作者 范对鹏 周光辉 易茂祥 《微电子学》 CSCD 北大核心 2017年第5期723-728,共6页
随着CMOS工艺特征尺寸的不断缩小,晶体管的老化效应严重影响了电路的可靠性,负偏置温度不稳定性(NBTI)是造成晶体管老化的主要因素之一。提出了一种基于固定故障插入的电路抗老化输入矢量生成方法,在电路的合适位置插入固定故障,通过自... 随着CMOS工艺特征尺寸的不断缩小,晶体管的老化效应严重影响了电路的可靠性,负偏置温度不稳定性(NBTI)是造成晶体管老化的主要因素之一。提出了一种基于固定故障插入的电路抗老化输入矢量生成方法,在电路的合适位置插入固定故障,通过自动测试向量生成(ATPG)工具获取较小的备选抗老化矢量集合,再从中筛选出最优矢量。由该方法生成的输入矢量可以使电路在待机模式下处于最大老化恢复状态,同时具有较小的时间开销。在ISCAS85电路中的仿真结果表明,与随机矢量生成方法相比,在电路待机模式下加载本文方法生成的输入矢量,可以达到最高17%的电路老化时延改善率。 展开更多
关键词 老化 自动测试向量生成 固定故障 负偏置温度不稳定性 输入矢量控制
下载PDF
任意极性或-符合型易测性网络及测试集 被引量:1
7
作者 潘张鑫 陈偕雄 阮谢永 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第3期407-411,共5页
为提高数字电路的可测性,提出了一种可实现任意逻辑函数的任意极性或-符合型易测性网络,并给出了测试网络中所有单固定故障的通用测试集.该网络基于逻辑函数的混合极性及同或积的或-符合表示,其同或部分分别采用了串联和树形结构.为提... 为提高数字电路的可测性,提出了一种可实现任意逻辑函数的任意极性或-符合型易测性网络,并给出了测试网络中所有单固定故障的通用测试集.该网络基于逻辑函数的混合极性及同或积的或-符合表示,其同或部分分别采用了串联和树形结构.为提高可测性,用同或串的网络结构只需增加2个控制端及1个观察端,用同或树的网络结构只需增加4个控制端及1个观察端.对于一个n变量的逻辑函数,2种结构下通用测试集的基数分别为n+7和n+10.这种短的通用测试集非常适合用内建自测试实现,从而有效地缩短了测试时间. 展开更多
关键词 通用测试集 可测性设计 或-符合展开 单固定故障
下载PDF
集成电路高层故障模型间关系分析方法
8
作者 杨修涛 鲁巍 李晓维 《计算机研究与发展》 EI CSCD 北大核心 2006年第2期350-355,共6页
集成电路的测试变得日益重要,传统的门级测试虽然效果很好,但是随着电路规模的增大而面临着测试时间太长的困境·高层测试可以很好地缓解测试时间过长的问题,但最大的困难是缺少恰当的故障模型·通过对高层故障模型与门级固定... 集成电路的测试变得日益重要,传统的门级测试虽然效果很好,但是随着电路规模的增大而面临着测试时间太长的困境·高层测试可以很好地缓解测试时间过长的问题,但最大的困难是缺少恰当的故障模型·通过对高层故障模型与门级固定型故障模型间关系可以建立高层故障模型的评估规则,在该规则下可以再对高层故障模型间关系进行分析,以确定彼此间的覆盖关系·归纳模型间的互相覆盖以确定彼此是否包含,这有助于对高层故障模型进行评估,寻找能够对应逼近门级固定型(stuck-at)故障模型的高层故障模型序列,该模型序列有望指导新的测试生成·最后,以对ITC99中标准时序电路的实验来说明该理论方法· 展开更多
关键词 高层故障模型 固定型故障模型 统计 故障模型序列
下载PDF
数字电路可测性设计的一种故障定位方法 被引量:2
9
作者 潘中良 《中国工程科学》 2002年第1期69-74,共6页
在逻辑函数Reed Muller模式的电路可测性设计方面 ,文章采用AND门阵列和XOR门树结构来设计电路 ,提出了一种设计方案 ,可实现任意逻辑函数的功能 ,而且所得电路具有通用测试集和完全可故障定位的特点。给出了进行故障定位的方法 ,并可... 在逻辑函数Reed Muller模式的电路可测性设计方面 ,文章采用AND门阵列和XOR门树结构来设计电路 ,提出了一种设计方案 ,可实现任意逻辑函数的功能 ,而且所得电路具有通用测试集和完全可故障定位的特点。给出了进行故障定位的方法 ,并可把它应用于其他相关电路的可测性设计。 展开更多
关键词 逻辑函数 数字电路 可测性设计 故障定位 AND门阵列 GRM电路 XOR门树
下载PDF
片上网络互联的划分测试 被引量:4
10
作者 欧阳一鸣 齐芸 梁华国 《电子测量与仪器学报》 CSCD 2009年第11期101-107,共7页
在伪穷举测试的基础上,提出了一种片上网络互联的划分测试。将片上的资源(主要是路由器和通道)按一定的方法划分为4个区,然后采用伪穷举测试的方法分别对每个分区进行测试。实验证明,随着芯片规模的增大,本方法比伪穷举测试减少了测试... 在伪穷举测试的基础上,提出了一种片上网络互联的划分测试。将片上的资源(主要是路由器和通道)按一定的方法划分为4个区,然后采用伪穷举测试的方法分别对每个分区进行测试。实验证明,随着芯片规模的增大,本方法比伪穷举测试减少了测试时间和测试包数,降低了测试功耗,缩小了片上报错的范围。另外,本文还在划分测试的基础上提出了一种错误定位的方法,可以将出错的路由器或通道定位到出错分区的具体位置。 展开更多
关键词 片上网络 单固定故障 伪穷举测试 划分测试
下载PDF
组合电路测试生成的PODEM算法及实现 被引量:1
11
作者 颜学龙 刘棕南 《桂林电子工业学院学报》 1998年第3期1-3,共3页
详细讨论了在已知组合电路结构,对多输入器件,根据组合电路的等效性,附加虚拟器件,将电路的树形数据结构化为二叉树结构,采用PODEM算法,按最难/最易原则回溯,在计算机上实现电路中的单一恒定故障(S-a-0和S-a-1... 详细讨论了在已知组合电路结构,对多输入器件,根据组合电路的等效性,附加虚拟器件,将电路的树形数据结构化为二叉树结构,采用PODEM算法,按最难/最易原则回溯,在计算机上实现电路中的单一恒定故障(S-a-0和S-a-1)的测试矢量生成。 展开更多
关键词 恒定故障 PODEM算法 大规模集成电路 测试
下载PDF
量子元胞自动机全加器的布尔差分测试法
12
作者 张南生 蔡理 冯朝文 《微电子学》 CAS CSCD 北大核心 2010年第2期287-290,共4页
根据布尔差分测试法的基本原理以及量子元胞自动机(QCA)的缺陷特性,提出一种适用于QCA的测试方法。以QCA 1位全加器为例,采用QCA Designer软件,验证该方法的有效性与可行性,并与Tahoori等人提出的QCA电路测试法进行比较。结果表明,新设... 根据布尔差分测试法的基本原理以及量子元胞自动机(QCA)的缺陷特性,提出一种适用于QCA的测试方法。以QCA 1位全加器为例,采用QCA Designer软件,验证该方法的有效性与可行性,并与Tahoori等人提出的QCA电路测试法进行比较。结果表明,新设计的布尔差分测试法具有高故障覆盖率和易测性等优点,对未来复杂QCA电路的测试有一定的借鉴作用。 展开更多
关键词 量子元胞自动机 固定故障模型 布尔差分测试法 故障检测
下载PDF
基于量子元胞自动机容错全加器的设计
13
作者 张南生 蔡理 冯朝文 《微电子学与计算机》 CSCD 北大核心 2010年第11期74-76,81,共4页
为提高新一代纳米器件量子元胞自动机(QCA)电路的稳定性及可靠性,提出了一种容错1位全加器,然后通过QCA Designer软件来仿真分析1位容错全加器,验证了该设计的可行性及它具有较好的容错性,该设计对复杂QCA电路的容错性的研究起到借鉴作用.
关键词 量子元胞自动机 择多逻辑门 固定故障模型 容错全加器
下载PDF
印刷电路板固定故障的热模式 被引量:1
14
作者 侯成刚 王裕文 屈梁生 《西安交通大学学报》 EI CAS CSCD 北大核心 1997年第2期70-76,共7页
在研究TTL集成电路和CMOS集成电路功耗的基础上,提出了一种新的印刷电路板(PCB)故障的描述方法,即PCB故障的热模式.并详细分析了两类PCB固定故障(SAF)即固定开路(SAO)故障和固定短路(SAS)故障的热... 在研究TTL集成电路和CMOS集成电路功耗的基础上,提出了一种新的印刷电路板(PCB)故障的描述方法,即PCB故障的热模式.并详细分析了两类PCB固定故障(SAF)即固定开路(SAO)故障和固定短路(SAS)故障的热模式。 展开更多
关键词 印刷电路板 故障检测 固定故障 故障热模式
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部